期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
波动动态差分逻辑RISC-V CPU芯核的功耗抑制技术研究
1
作者 崔小乐 李修远 +1 位作者 李浩 张兴 《电子与信息学报》 EI CSCD 北大核心 2023年第9期3244-3252,共9页
差分功耗分析(DPA)攻击不仅威胁加密硬件,对加密软件的安全性也构成严重挑战。将波动动态差分逻辑(WDDL)技术应用在RISC-V指令集的处理器芯核上可减少功耗信息的泄露。但是,WDDL技术会给电路引入巨大的功耗开销。该文针对基于WDDL的RIS... 差分功耗分析(DPA)攻击不仅威胁加密硬件,对加密软件的安全性也构成严重挑战。将波动动态差分逻辑(WDDL)技术应用在RISC-V指令集的处理器芯核上可减少功耗信息的泄露。但是,WDDL技术会给电路引入巨大的功耗开销。该文针对基于WDDL的RISC-V处理器芯核提出两种功耗抑制方法。虽然随机预充电使能技术与指令无关,而预充电使能指令技术需要扩充指令集,但这两种方法都是属于轻量级的设计改进。仿真结果表明,采用了随机预充电使能技术和预充电使能指令技术的Rocket芯核的电路功耗分别是原始的WDDL Rocekt芯核功耗的42%和36.4%。 展开更多
关键词 差分分析 RISC-V芯核 波动动态差分逻辑 信息泄露 功耗抑制
下载PDF
A 10bit 50MS/s Pipeline ADC Design for a Million Pixels Level CMOS Image Sensor 被引量:2
2
作者 朱天成 姚素英 +1 位作者 袁小星 李斌桥 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第10期1939-1946,共8页
Noise and mismatch are important error sources in pipeline ADCs,so careful calculation and system simulation are carried out using Matlab software. To reduce power consumption while not lose performance, the amplifier... Noise and mismatch are important error sources in pipeline ADCs,so careful calculation and system simulation are carried out using Matlab software. To reduce power consumption while not lose performance, the amplifiers with the same structure are biased with one bias circuit, and a cascode compensation is adopted. A 10bit 50MS/s pipeline ADC, which can be used in CMOS image sensor systems with large pixel array,is designed and tested by using 0.35tzm 4M-2P CMOS process. According to test results, power consumption is only 42mW and SINAD is 45.69dB when sampling frequency is 50MHz. A balance between performance and power consumption is achieved. 展开更多
关键词 pipeline ADC CMOS image sensor noise and mismatch suppress low power consumption design
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部