期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基-2FFT和基-4FFT GPS信号快速捕获算法研究 被引量:4
1
作者 杨勇 黄海生 +1 位作者 李鑫 邢永强 《信息技术》 2017年第12期85-89,共5页
捕获是GPS接收机内信号处理的第一步。捕获过程可以粗略地估算出可见卫星信号载波多普勒频移和码相位,并将估算值传送给后续的跟踪程序。捕获的速度直接决定GPS接收机的性能。基于相关运算的信号捕获算法主要分为时域相关法和基于FFT的... 捕获是GPS接收机内信号处理的第一步。捕获过程可以粗略地估算出可见卫星信号载波多普勒频移和码相位,并将估算值传送给后续的跟踪程序。捕获的速度直接决定GPS接收机的性能。基于相关运算的信号捕获算法主要分为时域相关法和基于FFT的循环相关法,因此在基-2FFT循环相关法的基础上提出基-4FFT循环相关法,通过接收真实GPS卫星数据并进行MATLAB仿真分析,最终给出时域相关法、基-2FFT和基-4FFT循环相关法对应的捕获结果与仿真时间。结果表明,在捕获结果相同的前提下,基-4FFT循环相关法的运算速度有所提升。 展开更多
关键词 GPS接收机 捕获 -2fft 基-4fft
下载PDF
基-4FFT处理器的优化设计与应用 被引量:1
2
作者 高博 尹若童 +1 位作者 张乙海 宋紫祎 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2022年第11期1491-1496,共6页
快速傅里叶变换(fast Fourier transform,FFT)因其高效而广泛应用于信号处理系统。文章通过分析按时间抽取的基-4FFT算法,针对1024点设计了一款5级流水线型FFT处理器。在处理器结构中每级内采用蝶形运算单元的分时复用方法降低了硬件资... 快速傅里叶变换(fast Fourier transform,FFT)因其高效而广泛应用于信号处理系统。文章通过分析按时间抽取的基-4FFT算法,针对1024点设计了一款5级流水线型FFT处理器。在处理器结构中每级内采用蝶形运算单元的分时复用方法降低了硬件资源消耗;在5级连接结构设计中采用流水线技术提高算法处理速度。该处理器采用现场可编程逻辑门阵列(field programmable gate array,FPGA)进行验证,结果表明,在50 MHz的条件下,11.9μs即可完成1024点运算,通过光电容积脉搏波检测应用验证了其正确性。 展开更多
关键词 坐标旋转数字计算(CORDIC)算法 -4时域抽取快速傅里叶变换(fft) 蝶形运算单元 流水线结构 分时复用
下载PDF
一种改进型基-8 FFT算法及其ASIC实现 被引量:2
3
作者 林晗 夏宇闻 陈杰 《中国集成电路》 2003年第52期68-71,36,共5页
本文在介绍传统 FFT 原理和流程的基础上,根据具体应用要求,结合基-4算法的长处,对传统基-8 FFT 的结构做了改进,并用 ASIC 实现了一个12位64点复数 FFT 的计算。布线后门级模型的仿真验证了改进后的结构不但计算正确,而且效率有显著的... 本文在介绍传统 FFT 原理和流程的基础上,根据具体应用要求,结合基-4算法的长处,对传统基-8 FFT 的结构做了改进,并用 ASIC 实现了一个12位64点复数 FFT 的计算。布线后门级模型的仿真验证了改进后的结构不但计算正确,而且效率有显著的提高。论文最后简单总结了改进后12位64点复数FFT 专用电路目前已经达到的性能指标。 展开更多
关键词 ASIC 基-4fft算法 快速傅里叶变换 专用集成电路
下载PDF
基于ARM7的高效FFT算法在电能质量监测中的应用 被引量:3
4
作者 黄俊彦 刘永强 《微计算机应用》 2011年第4期71-75,共5页
探讨了32位ARM处理器的数字信号处理能力,利用ARM7TDMI内核的特点,用汇编语言设计了按时域抽取(D IT)的基4-FFT高效算法,以及讨论了在ARM内核中实现定点运算的方法。实验结果表明,经过充分优化后的基-4FFT程序代码执行效率很高,能够胜... 探讨了32位ARM处理器的数字信号处理能力,利用ARM7TDMI内核的特点,用汇编语言设计了按时域抽取(D IT)的基4-FFT高效算法,以及讨论了在ARM内核中实现定点运算的方法。实验结果表明,经过充分优化后的基-4FFT程序代码执行效率很高,能够胜任电能质量监测中的谐波分析能力。因此,在电能质量监测系统中采用单核ARM处理器,代替传统的DSP+MCU双核结构,能够有效地降低设备功耗和成本。 展开更多
关键词 ARM7TDMI 基-4fft 定点运算 ARM汇编 谐波分析
下载PDF
一种高性能1024点fft算法的电路设计 被引量:1
5
作者 张锦红 叶甜春 徐建华 《微计算机信息》 2009年第8期303-304,234,共3页
本文针对高速大规模FFT处理器的需求提出了一种基-4按时间抽取的双通道FFT算法的硬件结构,采用4块小容量双端口SRAM代替一块大容量SRAM的设计思路以及多级流水结构。此结构能同时从四个存储器中并行存取蝶形运算的4个操作数和4个中间结... 本文针对高速大规模FFT处理器的需求提出了一种基-4按时间抽取的双通道FFT算法的硬件结构,采用4块小容量双端口SRAM代替一块大容量SRAM的设计思路以及多级流水结构。此结构能同时从四个存储器中并行存取蝶形运算的4个操作数和4个中间结果,极大的提高了处理速度。用CORDIC算法代替传统的乘法器,节省了大量的存放旋转因子的ROM表格和乘法器等硬件资源从而节省了电路面积,并设置了通道关断技术,进一步节省了功耗。经硬件验证,在系统时钟为100MHz时,1024点20位复数FFT计算时间平均为10us左右。 展开更多
关键词 基-4fft CORDIC 双端口SRAM 双通道
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部