期刊导航
期刊开放获取
重庆大学
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
并行通道编码EBCOT中MQ编码器的硬件设计
被引量:
1
1
作者
李萱
郭炜
《信息技术》
2007年第5期51-53,57,共4页
提出了一种适用于JPEG2000标准中并行通道编码的Embedded Block Coding with Optimized Truncation (EBCOT)高速MQ编码器的硬件架构。首先对JPEG2000标准流程的标码流程选择和字节输出等流程进行改进,使之更适应于硬件实现,并提出一种...
提出了一种适用于JPEG2000标准中并行通道编码的Embedded Block Coding with Optimized Truncation (EBCOT)高速MQ编码器的硬件架构。首先对JPEG2000标准流程的标码流程选择和字节输出等流程进行改进,使之更适应于硬件实现,并提出一种区间重整时对前导零位数的更简洁的判断方法和电路实现,充分利用硬件并行性,提高了编码速度。进而提出了四级流水的MQ编码器硬件架构,有效提高了MQ编码速率,充分满足并行通道编码的要求。
展开更多
关键词
JPEG2000
EBCOT
MQ
编码
器
并行通道编码
下载PDF
职称材料
一种高效的JPEG2000位平面编码器设计
被引量:
5
2
作者
王勇
郑南宁
+2 位作者
梅魁志
朱悦心
刘跃虎
《西安交通大学学报》
EI
CAS
CSCD
北大核心
2005年第2期158-161,共4页
针对JPEG2000 芯片实现时的硬件复杂性和编码效率低的问题,通过分析编码所需状态变量的产生机制,得到了一种最高有效位(MSB)检测电路,它能使状态变量实时产生.同时,在 3 个通道编码时引入列快速扫描电路,它在清除通道编码中设计了游程...
针对JPEG2000 芯片实现时的硬件复杂性和编码效率低的问题,通过分析编码所需状态变量的产生机制,得到了一种最高有效位(MSB)检测电路,它能使状态变量实时产生.同时,在 3 个通道编码时引入列快速扫描电路,它在清除通道编码中设计了游程编码和0编码的流水实现电路,最后得到了位平面编码器 0冗余时钟设计.将此方法用于实现三通道并行的位平面编码器时,相对于单通道的跳点跳列,其运算速度可提高2倍,逻辑电路节约50%,而对于64×64像素的码块,存储器节约20 kb.
展开更多
关键词
位平面
编码
通道
并行
编码
最高有效位检测
列快速扫描
下载PDF
职称材料
题名
并行通道编码EBCOT中MQ编码器的硬件设计
被引量:
1
1
作者
李萱
郭炜
机构
上海交通大学微电子学院
出处
《信息技术》
2007年第5期51-53,57,共4页
文摘
提出了一种适用于JPEG2000标准中并行通道编码的Embedded Block Coding with Optimized Truncation (EBCOT)高速MQ编码器的硬件架构。首先对JPEG2000标准流程的标码流程选择和字节输出等流程进行改进,使之更适应于硬件实现,并提出一种区间重整时对前导零位数的更简洁的判断方法和电路实现,充分利用硬件并行性,提高了编码速度。进而提出了四级流水的MQ编码器硬件架构,有效提高了MQ编码速率,充分满足并行通道编码的要求。
关键词
JPEG2000
EBCOT
MQ
编码
器
并行通道编码
Keywords
JPEG2000
EBCOT
MQ coder
parallel pass coding
分类号
TN919.8 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
一种高效的JPEG2000位平面编码器设计
被引量:
5
2
作者
王勇
郑南宁
梅魁志
朱悦心
刘跃虎
机构
西安交通大学人工智能与机器人研究所
出处
《西安交通大学学报》
EI
CAS
CSCD
北大核心
2005年第2期158-161,共4页
基金
国家高技术研究发展计划资助项目(2002AA1Z1440)
国家自然科学基金优秀创新研究群体资助项目(60024301)
西安市科技局创新工程资助项目(CX2002 10).
文摘
针对JPEG2000 芯片实现时的硬件复杂性和编码效率低的问题,通过分析编码所需状态变量的产生机制,得到了一种最高有效位(MSB)检测电路,它能使状态变量实时产生.同时,在 3 个通道编码时引入列快速扫描电路,它在清除通道编码中设计了游程编码和0编码的流水实现电路,最后得到了位平面编码器 0冗余时钟设计.将此方法用于实现三通道并行的位平面编码器时,相对于单通道的跳点跳列,其运算速度可提高2倍,逻辑电路节约50%,而对于64×64像素的码块,存储器节约20 kb.
关键词
位平面
编码
通道
并行
编码
最高有效位检测
列快速扫描
Keywords
Image compression
Parallel processing systems
VLSI circuits
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
并行通道编码EBCOT中MQ编码器的硬件设计
李萱
郭炜
《信息技术》
2007
1
下载PDF
职称材料
2
一种高效的JPEG2000位平面编码器设计
王勇
郑南宁
梅魁志
朱悦心
刘跃虎
《西安交通大学学报》
EI
CAS
CSCD
北大核心
2005
5
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部