期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于CPLD的空间面阵CCD相机驱动时序发生器的设计与硬件实现 被引量:32
1
作者 冉晓强 汶德胜 +2 位作者 郑培云 王华 梁义涛 《光子学报》 EI CAS CSCD 北大核心 2007年第2期364-367,共4页
在分析e2v公司的CCD47-20 Backthinned NIMO型CCD器件驱动时序关系的基础上,设计了可调帧频和曝光时间的空间面阵CCD相机驱动时序发生器及其硬件电路.选用可编程逻辑器件作为硬件设计载体,使用VHDL语言对驱动时序发生器进行了硬件描述.... 在分析e2v公司的CCD47-20 Backthinned NIMO型CCD器件驱动时序关系的基础上,设计了可调帧频和曝光时间的空间面阵CCD相机驱动时序发生器及其硬件电路.选用可编程逻辑器件作为硬件设计载体,使用VHDL语言对驱动时序发生器进行了硬件描述.针对ALTERA公司的EPM9400LC84-15对设计进行了RTL级仿真及配置,完成了时序发生器的硬件电路.硬件实验结果表明,所研制的驱动时序发生器不仅可以满足空间CCD相机的驱动要求,而且还可以调节帧频和曝光时间. 展开更多
关键词 空间面阵ccd相机 驱动时序发生器 复杂可编程逻辑器件 可调帧频和曝光时间 硬件电路
下载PDF
基于FPGA的空间面阵CCD相机驱动时序发生器与下位机的一体化设计 被引量:6
2
作者 冉晓强 汶德胜 +1 位作者 邱跃洪 王华 《光子学报》 EI CAS CSCD 北大核心 2007年第B06期278-281,共4页
在分析e2v公司的CCD47-20 Backthinned NIMO型CCD器件驱动时序关系的基础上结合空间面阵CCD相机电子系统的总体要求,完成了基于FPGA的驱动时序发生器与下位机一体化设计。选用FPGA器件作为硬件设计栽体,使用VHDL语言对一体化的时序与控... 在分析e2v公司的CCD47-20 Backthinned NIMO型CCD器件驱动时序关系的基础上结合空间面阵CCD相机电子系统的总体要求,完成了基于FPGA的驱动时序发生器与下位机一体化设计。选用FPGA器件作为硬件设计栽体,使用VHDL语言对一体化的时序与控制通系统进行了硬件描述。针对ALTERA公司的FPGA器件EPlC6Q240C8对设计进行了RTL仿真及配置,完成了一体化系统的硬件电路。硬件实验结果表明,所研制的基于FPGA的一体的时序与控制通信系统不仅可以满足CCD芯片和视频处理的时序要求,还可以与CCD相机上机进行可靠的串行通信,监测和控制相机的工作状态. 展开更多
关键词 空间面阵ccd相机 FPGA 一体化设计 驱动时序发生器 下位机
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部