期刊文献+
共找到437篇文章
< 1 2 22 >
每页显示 20 50 100
22nm全耗尽型绝缘体上硅器件单粒子瞬态效应的敏感区域
1
作者 张博翰 梁斌 +1 位作者 刘小年 方亚豪 《国防科技大学学报》 EI CAS CSCD 北大核心 2024年第2期146-152,共7页
基于3D-TCAD模拟,研究了22 nm全耗尽型绝缘体上硅(fully depleted silicon-on-insulator,FDSOI)器件单粒子瞬态(single-event transient,SET)效应的敏感性区域。对比了使用单管和使用反相器来研究器件SET敏感性区域的方法,从而分析实际... 基于3D-TCAD模拟,研究了22 nm全耗尽型绝缘体上硅(fully depleted silicon-on-insulator,FDSOI)器件单粒子瞬态(single-event transient,SET)效应的敏感性区域。对比了使用单管和使用反相器来研究器件SET敏感性区域的方法,从而分析实际电路中重离子轰击位置对22 nm FDSOI器件SET敏感性的影响,并从电荷收集机制的角度进行了解释。深入分析发现寄生双极放大效应对重粒子轰击位置敏感是造成器件不同区域SET敏感性不同的原因。而单管漏极接恒压源造成漏极敏感性增强是导致单管与反相器中器件SET敏感区域不同的原因。修正了FDSOI工艺下器件SET敏感性区域的研究方法,与单管相比,采用反相器进行仿真,结果更符合实际情况,这将为器件SET加固提供理论指导。 展开更多
关键词 单粒子瞬态 电荷收集 双极放大效应 敏感区域 全耗尽型绝缘体上硅
下载PDF
绝缘体上硅功率半导体单芯片集成技术
2
作者 张龙 刘斯扬 +5 位作者 孙伟锋 马杰 盘成务 何乃龙 张森 苏巍 《电子学报》 EI CAS CSCD 北大核心 2023年第2期514-526,共13页
利用单芯片集成技术制造的智能功率芯片具有体积小、寄生小、损耗低等方面的优势,其技术难度远高于传统的多芯片、单封装形式的智能功率模块.本文首先介绍了单片智能功率芯片的架构与技术需求;然后,探讨了绝缘体上硅功率半导体单芯片集... 利用单芯片集成技术制造的智能功率芯片具有体积小、寄生小、损耗低等方面的优势,其技术难度远高于传统的多芯片、单封装形式的智能功率模块.本文首先介绍了单片智能功率芯片的架构与技术需求;然后,探讨了绝缘体上硅功率半导体单芯片集成的工艺流程和器件类型;接着,总结了高压横向IGBT器件技术、续流二极管器件技术、LDMOS器件技术的特征和效果;此外,还讨论了单片智能功率芯片的相关可靠性问题,包括高压互连线效应和低温雪崩不稳定.本课题组在功率半导体集成型器件的电流能力、关断速度、短路承受能力、反向恢复峰值电流、安全工作区、高压互连线屏蔽、低温可靠性等关键特性优化或可靠性提升方面进行了自主创新,构建了基于绝缘体上硅的功率半导体单芯片集成技术,并成功研制了单片智能功率芯片. 展开更多
关键词 功率半导体 绝缘体上硅 单片集成 功率集成电路 功率器件
下载PDF
空腔嵌入绝缘体上硅衬底制备技术
3
作者 贾欣 刘强 +2 位作者 母志强 周虹阳 俞文杰 《物理学报》 SCIE EI CAS CSCD 北大核心 2023年第12期267-278,共12页
空腔嵌入绝缘体上硅(void embedded silicon on insulator,VESOI)衬底是一种面向新型互补金属氧化物半导体(complementary metal oxide semiconductor,CMOS)器件及集成技术的新型SOI衬底材料.当采用离子剥离技术制备该衬底时,由氢气形... 空腔嵌入绝缘体上硅(void embedded silicon on insulator,VESOI)衬底是一种面向新型互补金属氧化物半导体(complementary metal oxide semiconductor,CMOS)器件及集成技术的新型SOI衬底材料.当采用离子剥离技术制备该衬底时,由氢气形成的板状气泡会聚集在衬底剥离界面,对空腔结构产生挤压作用,并有可能造成空腔结构的破损,因而有必要对VESOI衬底制备过程中的应力机制和工艺稳定性进行深入研究.本文以单个矩形空腔结构为研究对象,借助固支梁理论分析了其在工艺制备过程中的力学状态,并利用有限元工具构建了其三维几何模型.通过应力仿真,找到了该空腔结构的破裂失效原因,并确认了其脆弱位点.结果表明,矩形空腔结构短边长度w、顶硅薄膜厚度t以及氢气泡压力是影响顶硅薄膜应力状态的主要因素.当w/t值超过4—5时,硅薄膜将因应力过大而破裂,破裂位点分布于空腔结构长边方向.通过优化顶层硅厚度t,以及内嵌空腔结构、尺寸,本工作成功制备了符合CMOS产线要求的高质量8 in(1 in=2.54 cm)VESOI衬底.该工作对基于VESOI衬底的集成技术具有较好参考价值. 展开更多
关键词 空腔嵌入绝缘体上硅 离子剥离 应力 有限元应力仿真
下载PDF
基于内嵌空腔绝缘体上硅的GAA器件电学表征与分析
4
作者 周虹阳 刘强 +2 位作者 赵兰天 陈锦 俞文杰 《半导体技术》 CAS 北大核心 2023年第7期563-569,共7页
全包围环栅(GAA)器件具有极强的栅控能力,但工艺较为复杂,需采用先进工艺节点制备。基于新型内嵌空腔绝缘体上硅(VESOI)衬底,设计并制备了2种结构的GAA器件(纯GAA器件和π-GAA-π器件)和作为对照组的π器件,并进行了电学表征和分析。2种... 全包围环栅(GAA)器件具有极强的栅控能力,但工艺较为复杂,需采用先进工艺节点制备。基于新型内嵌空腔绝缘体上硅(VESOI)衬底,设计并制备了2种结构的GAA器件(纯GAA器件和π-GAA-π器件)和作为对照组的π器件,并进行了电学表征和分析。2种GAA器件均表现出良好的电学性能,开关比均达到108。纯GAA器件表现出更小的亚阈值摆幅(62 mV/dec)、更大的电流密度和更小的漏致势垒降低(DIBL)值,且不受背栅偏压的影响,但其底部栅极与源、漏存在交叠区,加剧了栅致泄漏电流(GIDL)效应;π-GAA-π器件虽然不受GIDL效应的影响,但由于其串联了π沟道,器件电学性能下降。实验结果证明了基于VESOI衬底制备GAA器件的可行性,同时进一步讨论了更高的栅极与空腔对准精度对器件性能的提升,为后续工艺改进提供了参考。 展开更多
关键词 全包围环栅(GAA)器件 内嵌空腔绝缘体上硅(VESOI)衬底 亚阈值摆幅(SS) 背栅偏压 对准偏差
原文传递
新型绝缘体上硅技术的发展与展望 被引量:4
5
作者 冯倩 郝跃 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2001年第6期792-796,共5页
总结了最新发展起来的两种绝缘体上硅晶片制造技术 ,给出了绝缘体上硅新器件、新结构和新工艺研究进展 ,提出绝缘体上硅技术所面临的机遇和挑战 .
关键词 绝缘体上硅晶片 制造技术 电子器件
下载PDF
绝缘体上硅高温压力传感器研究 被引量:1
6
作者 张为 姚素英 +2 位作者 张生才 赵毅强 张维新 《西安交通大学学报》 EI CAS CSCD 北大核心 2004年第2期178-180,共3页
采用有限元分析工具ANSYS完成了一种矩形弹性膜绝缘体上硅(SOI)高温压力传感器的优化设计,制作出样品,并与相同结构、工艺的多晶硅压力传感器进行了对比测试.结果表明:1∶2的膜片宽长比可以使SOI压力传感器的灵敏度达到220mV/MPa,远大... 采用有限元分析工具ANSYS完成了一种矩形弹性膜绝缘体上硅(SOI)高温压力传感器的优化设计,制作出样品,并与相同结构、工艺的多晶硅压力传感器进行了对比测试.结果表明:1∶2的膜片宽长比可以使SOI压力传感器的灵敏度达到220mV/MPa,远大于多晶硅压力传感器的灵敏度(约50mV/MPa).此外,该传感器能够工作在200℃的高温环境中,有良好的长期稳定性,30d内的零点时间漂移为0 12%. 展开更多
关键词 压力传感器 绝缘体上硅 高温 有限元分析
下载PDF
绝缘体上硅动态阈值nMOSFETs特性研究(英文) 被引量:1
7
作者 毕津顺 吴峻峰 +1 位作者 李瑞贞 海潮和 《电子器件》 CAS 2007年第1期5-8,共4页
基于绝缘体上硅技术,提出并研制动态阈值nMOSFETs结构.阐述了动态阈值nMOSFETs的工作原理.动态阈值nMOSFETs的阈值电压从VBS=0V时的580mV动态变化到VBS=0.6V时的220mV,但是这种优势并没有以增加漏电流为代价.因此动态阈值nMOSFETs的驱... 基于绝缘体上硅技术,提出并研制动态阈值nMOSFETs结构.阐述了动态阈值nMOSFETs的工作原理.动态阈值nMOSFETs的阈值电压从VBS=0V时的580mV动态变化到VBS=0.6V时的220mV,但是这种优势并没有以增加漏电流为代价.因此动态阈值nMOSFETs的驱动能力较之浮体nMOSFETs在低压情况下,更具有优势.工作电压为0.6V时,动态阈值nMOSFETs的驱动能力是浮体的25.5倍,0.7V时为12倍.而且浮体nMOSFETs中的浮体效应,诸如Kink效应,反常亚阈值斜率和击穿电压降低等,均被动态阈值nMOSFETs结构有效抑制. 展开更多
关键词 绝缘体上硅 动态阈值 浮体
下载PDF
用电子束曝光方法在优化设计的绝缘体上硅脊状波导上实现布拉格光栅的制作和评价(英文)
8
作者 武志刚 张伟刚 +5 位作者 王志 开桂云 袁树中 董孝义 宇高胜之 和田恭雄 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第8期1347-1350,共4页
报道了一种用电子束曝光的方法在绝缘体上硅的脊状光波导上制做布拉格光栅的技术.考虑到实际的光子学集成的应用,讨论了这个带有布拉格光栅的脊状光波导的优化设计,给出了该布拉格光栅的测试和理论模拟结果.通过薄化绝缘体上硅的波导层... 报道了一种用电子束曝光的方法在绝缘体上硅的脊状光波导上制做布拉格光栅的技术.考虑到实际的光子学集成的应用,讨论了这个带有布拉格光栅的脊状光波导的优化设计,给出了该布拉格光栅的测试和理论模拟结果.通过薄化绝缘体上硅的波导层的厚度和光栅的深腐蚀加工,获得了高达30cm-1的光栅耦合系数. 展开更多
关键词 集成光学 布拉格光栅 绝缘体上硅 脊状光波导
下载PDF
总剂量效应致0.13μm部分耗尽绝缘体上硅N型金属氧化物半导体场效应晶体管热载流子增强效应
9
作者 周航 郑齐文 +5 位作者 崔江维 余学峰 郭旗 任迪远 余德昭 苏丹丹 《物理学报》 SCIE EI CAS CSCD 北大核心 2016年第9期234-241,共8页
空间科学的进步对航天用电子器件提出了更高的性能需求,绝缘体上硅(SOI)技术由此进入空间科学领域,这使得器件的应用面临深空辐射环境与地面常规可靠性的双重挑战.进行SOI N型金属氧化物半导体场效应晶体管电离辐射损伤对热载流子可靠... 空间科学的进步对航天用电子器件提出了更高的性能需求,绝缘体上硅(SOI)技术由此进入空间科学领域,这使得器件的应用面临深空辐射环境与地面常规可靠性的双重挑战.进行SOI N型金属氧化物半导体场效应晶体管电离辐射损伤对热载流子可靠性的影响研究,有助于对SOI器件空间应用的综合可靠性进行评估.通过预辐照和未辐照、不同沟道宽长比的器件热载流子试验结果对比,发现总剂量损伤导致热载流子损伤增强效应,机理分析表明该效应是STI辐射感生电场增强沟道电子空穴碰撞电离率所引起.与未辐照器件相比,预辐照器件在热载流子试验中的衬底电流明显增大,器件的转移特性曲线、输出特性曲线、跨导特性曲线以及关键电学参数V_T,GM_(max),ID_(SAT)退化较多.本文还对宽沟道器件测试中衬底电流减小以及不连续这一特殊现象进行了讨论. 展开更多
关键词 绝缘体上硅 电离辐射 热载流子
下载PDF
绝缘体上硅波导侧壁粗糙度与模式损耗的相关性
10
作者 王彬 孙德贵 尚鸿鹏 《光子学报》 EI CAS CSCD 北大核心 2021年第5期151-157,共7页
绝缘体上硅光波导侧壁粗糙度引起的光损耗是限制硅基集成线路被广泛应用的重要因素之一,利用激光扫描共聚焦显微镜精确测量了SOI波导各相异性分布的侧壁粗糙度,进而将一个三维侧壁粗糙度引入到光波导传输损耗计算的传统理论模型中,获得... 绝缘体上硅光波导侧壁粗糙度引起的光损耗是限制硅基集成线路被广泛应用的重要因素之一,利用激光扫描共聚焦显微镜精确测量了SOI波导各相异性分布的侧壁粗糙度,进而将一个三维侧壁粗糙度引入到光波导传输损耗计算的传统理论模型中,获得了更加精确的模型。数值模拟表明,侧壁粗糙度与波导结构决定的相关长度与侧壁粗糙度对光传输损耗产生同步影响。用法布里-珀罗(F-P)腔调制谐振输出方法测量光波导传输损耗,测量结果与数值计算结果非常吻合,说明各相异性粗糙度分布的测量精度及其引起的光传输损耗的理论模型具有很高的可信度。一条4μm脊宽SOI波导,当侧壁粗糙度在水平和垂直方向的平均值分别为22 nm和23 nm时,对于TE-和TM-模式,计算获得的传输损耗均为4.5~5.0 dB/cm,实验获得的平均光传输损耗为4.3 dB/cm。本文研究结果与结论对SOI光波导器件的研究与开发具有参考价值。 展开更多
关键词 绝缘体上硅波导 侧壁粗糙度 相关长度 光传输损耗 光损耗测量
下载PDF
0.18μm部分耗尽绝缘体上硅互补金属氧化物半导体电路单粒子瞬态特性研究 被引量:5
11
作者 赵星 梅博 +6 位作者 毕津顺 郑中山 高林春 曾传滨 罗家俊 于芳 韩郑生 《物理学报》 SCIE EI CAS CSCD 北大核心 2015年第13期286-293,共8页
利用脉冲激光入射技术研究100级0.18μm部分耗尽绝缘体上硅互补金属氧化物半导体反相器链的单粒子瞬态效应,分析了激光入射器件类型及入射位置对单粒子瞬态脉冲传输特性的影响.实验结果表明,单粒子瞬态脉冲在反相器链中的传输与激光入... 利用脉冲激光入射技术研究100级0.18μm部分耗尽绝缘体上硅互补金属氧化物半导体反相器链的单粒子瞬态效应,分析了激光入射器件类型及入射位置对单粒子瞬态脉冲传输特性的影响.实验结果表明,单粒子瞬态脉冲在反相器链中的传输与激光入射位置有关,当激光入射第100级到第2级的n型金属-氧化物-半导体器件,得到的脉冲宽度从287.4 ps增加到427.5 ps;当激光入射第99级到第1级的p型金属-氧化物-半导体器件,得到的脉冲宽度从150.5 ps增加到295.9 ps.激光入射点靠近输出则得到的瞬态波形窄;靠近输入则得到的瞬态波形较宽,单粒子瞬态脉冲随着反相器链的传输而展宽.入射器件的类型对单粒子瞬态脉冲展宽无影响.通过理论分析得到,部分耗尽绝缘体上硅器件浮体效应导致的阈值电压迟滞是反相器链单粒子瞬态脉冲展宽的主要原因.而示波器观察到的与预期结果幅值相反的正输出脉冲,是输出节点电容充放电的结果. 展开更多
关键词 单粒子瞬态 脉冲激光 部分耗尽绝缘体上硅 传输导致的脉冲展宽效应
下载PDF
基于TCAD的绝缘体上硅器件总剂量效应仿真技术研究 被引量:2
12
作者 彭超 雷志锋 +3 位作者 张战刚 何玉娟 黄云 恩云飞 《电子学报》 EI CAS CSCD 北大核心 2019年第8期1755-1761,共7页
绝缘体上硅(Silicon-on-Insulator,SOI)器件的全介质隔离结构改善了其抗单粒子效应性能,但也使其对总剂量效应更加敏感.为了评估SOI器件的总剂量效应敏感性,本文提出了一种基于TCAD(Technology Computer Aided Design)的总剂量效应仿真... 绝缘体上硅(Silicon-on-Insulator,SOI)器件的全介质隔离结构改善了其抗单粒子效应性能,但也使其对总剂量效应更加敏感.为了评估SOI器件的总剂量效应敏感性,本文提出了一种基于TCAD(Technology Computer Aided Design)的总剂量效应仿真技术.通过对SOI器件三维结构进行建模,利用TCAD内置的辐射模型开展瞬态仿真,模拟氧化层中辐射感应电荷的产生、输运和俘获过程,从而分别评估绝缘埋层(Buried Oxide,BOX)和浅沟槽隔离(Shallow Trench Isolation,STI)氧化层中辐射感应陷阱电荷对器件电学性能的影响.基于该仿真技术,本文分别研究了不同偏置、沟道长度、体区掺杂浓度以及STI形貌对SOI MOSFET器件总剂量辐射效应的影响.仿真结果表明高浓度的体区掺杂、较小的STI凹槽深度和更陡峭的STI侧壁将有助于改善SOI器件的抗总剂量效应性能. 展开更多
关键词 绝缘体上硅 总剂量效应 浅沟槽隔离 TCAD仿真
下载PDF
绝缘体上硅金属氧化物半导体场效应晶体管中辐射导致的寄生效应研究 被引量:1
13
作者 彭超 恩云飞 +4 位作者 李斌 雷志锋 张战刚 何玉娟 黄云 《物理学报》 SCIE EI CAS CSCD 北大核心 2018年第21期284-293,共10页
基于^(60)Coγ射线源研究了总剂量辐射对绝缘体上硅(silicon on insulator, SOI)金属氧化物半导体场效应晶体管器件的影响.通过对比不同尺寸器件的辐射响应,分析了导致辐照后器件性能退化的不同机制.实验表明:器件的性能退化来源于辐射... 基于^(60)Coγ射线源研究了总剂量辐射对绝缘体上硅(silicon on insulator, SOI)金属氧化物半导体场效应晶体管器件的影响.通过对比不同尺寸器件的辐射响应,分析了导致辐照后器件性能退化的不同机制.实验表明:器件的性能退化来源于辐射增强的寄生效应;浅沟槽隔离(shallow trench isolation, STI)寄生晶体管的开启导致了关态漏电流随总剂量呈指数增加,直到达到饱和; STI氧化层的陷阱电荷共享导致了窄沟道器件的阈值电压漂移,而短沟道器件的阈值电压漂移则来自于背栅阈值耦合;在同一工艺下,尺寸较小的器件对总剂量效应更敏感.探讨了背栅和体区加负偏压对总剂量效应的影响, SOI器件背栅或体区的负偏压可以在一定程度上抑制辐射增强的寄生效应,从而改善辐照后器件的电学特性. 展开更多
关键词 绝缘体上硅 总剂量效应 寄生效应 实验和仿真
下载PDF
新型绝缘体上硅静态随机存储器单元总剂量效应 被引量:1
14
作者 王硕 常永伟 +3 位作者 陈静 王本艳 何伟伟 葛浩 《物理学报》 SCIE EI CAS CSCD 北大核心 2019年第16期344-352,共9页
静态随机存储器作为现代数字电路系统中常见且重要的高速存储模块,对于提升电子系统性能具有重要作用.到目前为止,关于静态随机存储器单元总剂量辐射效应的数据依然有待补充完善.本文采用130 nm绝缘体上硅工艺,设计制备了一种基于L型栅... 静态随机存储器作为现代数字电路系统中常见且重要的高速存储模块,对于提升电子系统性能具有重要作用.到目前为止,关于静态随机存储器单元总剂量辐射效应的数据依然有待补充完善.本文采用130 nm绝缘体上硅工艺,设计制备了一种基于L型栅体接触场效应晶体管器件的6晶体管静态随机存储器单元.该L型栅体接触器件遵循静态随机存储器单元中心对称的版图特点,使得存储单元面积相比于采用同器件尺寸的T型栅体接触器件的静态随机存储器单元减小约22%.文中对比研究了L型栅体接触器件与其他场效应晶体管之间的电学性能差异,以及基于不同场效应晶体管静态随机存储器单元的漏电流和读状态下静态噪声容限随辐射总剂量增加的变化规律.测试结果表明, L型栅体接触器件与T型栅体接触器件的器件性能接近,但前者具有面积更小的优势;同时基于L型栅体接触场效应晶体管的静态随机存储器单元的基本电学性能以及抗总剂量辐射效应均优于传统基于浮体场效应晶体管的静态随机存储器单元,因而具有稳定可靠的实用价值. 展开更多
关键词 静态随机存储器单元 总剂量辐射效应 绝缘体上硅 体接触
下载PDF
发展中的绝缘体上硅材料技术 被引量:1
15
作者 蔡永才 《微电子学》 CAS CSCD 1989年第5期1-7,共7页
在高可靠、抗核加固IC和亚微米CMOSFET VLSI电路应用中,绝缘体上硅 (SOI)是一种很有前途的材料技术。本文对形成SOI的各种技术及其优缺点和目前状况以及未来前景作了评述。对国内的SOI研究作了简单的介绍。
关键词 绝缘体上硅 半导体材料 SOI技术
下载PDF
基于绝缘体上硅的一种改进的Mach-Zehnder声光调制器
16
作者 秦晨 余辉 +2 位作者 叶乔波 卫欢 江晓清 《物理学报》 SCIE EI CAS CSCD 北大核心 2016年第1期230-236,共7页
传统的基于绝缘体上硅的Mach-Zehnder(MZ)声光调制器中,叉指换能器位于两臂的同一侧.为实现高的调制效率,声表面波的波峰和波谷分别调制MZ干涉仪的两臂,这要求控制MZ干涉仪两臂之间的距离为奇数倍声波半波长.但实际上由于传播过程中衬... 传统的基于绝缘体上硅的Mach-Zehnder(MZ)声光调制器中,叉指换能器位于两臂的同一侧.为实现高的调制效率,声表面波的波峰和波谷分别调制MZ干涉仪的两臂,这要求控制MZ干涉仪两臂之间的距离为奇数倍声波半波长.但实际上由于传播过程中衬底材料的变化,声波波长会变大,这会导致两臂的间距难以准确设置.另一方面,声波在传播过程中经过MZ干涉仪的一臂后会发生衰减,降低了对另一臂的调制效果,影响了整体的调制效率.本文针对这些问题给出了一种解决方案,把叉指换能器放在MZ波导两臂之间,确保MZ干涉仪两臂到叉指电极中心距离相等.采用有限元法,首先对新提出的结构进行分析,然后通过声光互作用原理得到了材料的折射率变化;进而研究了波导类型、波导宽度、氧化锌厚度及叉指对数等因素对声光调制效率的影响,并对声光调制器的结构参数进行了优化以提高其性能.基于COMSOL Multiphysics的仿真结果表明,当条波导宽度为6μm,氧化锌只覆盖有叉指电极的部分且厚度为2.2μm,控制叉指电极数目为50对时,波导有效折射率变化在驱动电压为1 V时可以达到4.08×10^(-4),比传统结构提高了12%. 展开更多
关键词 声光调制器 绝缘体上硅 声表面波 COMSOL MULTIPHYSICS
下载PDF
具有纵向源极场板的绝缘体上硅器件新结构
17
作者 代红丽 赵红东 +2 位作者 王洛欣 石艳梅 李明吉 《固体电子学研究与进展》 CSCD 北大核心 2017年第2期124-128,共5页
采用软件仿真一系列横向双扩散金属氧化物半导体场效应管(Laterally double-diffused metal oxide semiconductor,LDMOS)结构,为缓解绝缘体上硅(Silicon on insulator,SOI)器件的击穿电压VB和漂移区的比导通电阻Ron.sp之间的矛盾关系,... 采用软件仿真一系列横向双扩散金属氧化物半导体场效应管(Laterally double-diffused metal oxide semiconductor,LDMOS)结构,为缓解绝缘体上硅(Silicon on insulator,SOI)器件的击穿电压VB和漂移区的比导通电阻Ron.sp之间的矛盾关系,提出了一种具有纵向源极场板的双槽SOI新结构。该结构首先采用槽栅结构,以降低比导通电阻Ron.sp;其次,在漂移区内引入SiO_2介质槽,以提高击穿电压VB;最后,在SiO_2介质槽中引入纵向源极场板,进行了电场重塑。通过仿真实验,获得器件表面电场、纵向电场曲线及器件击穿时的电势线和导通时的电流线等。结果表明,新结构的VB较传统LDMOS器件提高了121%,Ron.sp降低了9%,器件优值FOM值达到15.2 MW·cm^(-2)。 展开更多
关键词 绝缘体上硅 击穿电压 比导通电阻
原文传递
衬底浮空的新型绝缘体上硅基横向功率器件分析
18
作者 唐春萍 段宝兴 +2 位作者 宋坤 王彦东 杨银堂 《物理学报》 SCIE EI CAS CSCD 北大核心 2021年第14期326-333,共8页
针对有机半导体领域的发展要求,报道了一种能够应用于有机半导体领域衬底浮空的新型SOI LDMOS(silicon on insulator lateral double-diffused metal oxide semiconductor)功率器件,不同于传统无机半导体中SOI LDMOS功率器件,该新型器... 针对有机半导体领域的发展要求,报道了一种能够应用于有机半导体领域衬底浮空的新型SOI LDMOS(silicon on insulator lateral double-diffused metal oxide semiconductor)功率器件,不同于传统无机半导体中SOI LDMOS功率器件,该新型器件可以与绝缘的柔性衬底结合应用于有机半导体领域,这给有机半导体领域的研究方向提供了新的可能.本文通过仿真和流片实验共同验证了当常规SOI LDMOS缺失衬底电极后,比导通电阻和阈值电压均无明显变化,但击穿电压会因为缺失衬底电极和纵向电场而下降15%左右.针对该现象提出了一个具有表面衬底电极和漂移区氧化槽的新型SOI LDMOS功率器件,该新型器件能够重新给衬底提供电极、优化横纵向电场、不明显改变比导通电阻与阈值电压,同时将常规SOI LDMOS的击穿电压提高57.54%,缓解了应用于有机半导体领域带来的不良影响.为传统功率半导体应用于有机半导体领域的研究提供了可能,对于有机半导体研究领域的拓展具有创新意义. 展开更多
关键词 绝缘体上硅 衬底电极 击穿电压 氧化槽
下载PDF
全耗尽绝缘体上硅氧化铪基铁电场效应晶体管存储单元单粒子效应计算机模拟研究
19
作者 沈睿祥 张鸿 +6 位作者 宋宏甲 侯鹏飞 李波 廖敏 郭红霞 王金斌 钟向丽 《物理学报》 SCIE EI CAS CSCD 北大核心 2022年第6期363-370,共8页
铁电场效应晶体管具有非挥发性、低功耗、读写速度快等优异的存储性能,是最有前景的新型半导体存储器件之一.为促进铁电场效应晶体管在辐射环境中的应用,本文利用计算机辅助设计软件对全耗尽绝缘体上硅氧化铪基铁电场效应晶体管存储单... 铁电场效应晶体管具有非挥发性、低功耗、读写速度快等优异的存储性能,是最有前景的新型半导体存储器件之一.为促进铁电场效应晶体管在辐射环境中的应用,本文利用计算机辅助设计软件对全耗尽绝缘体上硅氧化铪基铁电场效应晶体管存储单元的单粒子效应进行研究,分析了重离子不同入射位置及角度和漏极偏置电压对存储单元相关特性的影响.结果表明:重离子入射位置改变不会使氧化铪铁电层中相应的极化状态发生反向,但会影响存储单元输出电压瞬态变化,最敏感区域靠近漏-体结区域;随着重离子入射角度减小,存储单元输出电压峰值增大,读数据“0”时入射角度变化的影响更为明显;存储单元输出电压峰值受漏极偏置电压调制,读数据“1”时调制效应更为明显.本工作为全耗尽绝缘体上硅氧化铪基铁电场效应晶体管存储单元抗单粒子效应加固设计提供理论依据和指导. 展开更多
关键词 全耗尽绝缘体上硅 铁电场效应晶体管 单粒子效应 计算机辅助设计
下载PDF
带有p型岛的超低导通电阻绝缘体上硅器件新结构
20
作者 代红丽 赵红东 +3 位作者 王洛欣 石艳梅 李明吉 李宇海 《天津大学学报(自然科学与工程技术版)》 EI CSCD 北大核心 2019年第3期321-328,共8页
为了减小绝缘体上硅(SOI)器件的比导通电阻,提高器件的击穿电压,提出一种带有p型岛的SOI器件新结构.该结构的特征如下:首先,漂移区周围采用U型栅结构,在开启状态下,U型栅侧壁形成高密度电子积累层,提供了一个从源极到漏极低电阻电流路径... 为了减小绝缘体上硅(SOI)器件的比导通电阻,提高器件的击穿电压,提出一种带有p型岛的SOI器件新结构.该结构的特征如下:首先,漂移区周围采用U型栅结构,在开启状态下,U型栅侧壁形成高密度电子积累层,提供了一个从源极到漏极低电阻电流路径,实现了超低比导通电阻;其次,在漂移区引入的氧化槽折叠了漂移区长度,大大提高了击穿电压;最后,在氧化槽中引入一个p型岛,该高掺杂p型岛使漂移区电场得到重新分配,提高了击穿电压,且p型岛的加入增大了漂移区浓度,使器件比导通电阻进一步降低.结果表明:在最高优值条件下,器件尺寸相同时,相比传统SOI结构,新结构的击穿电压提高了140%,比导通电阻降低了51.9%. 展开更多
关键词 绝缘体上硅 击穿电压 比导通电阻
下载PDF
上一页 1 2 22 下一页 到第
使用帮助 返回顶部