期刊文献+
共找到484篇文章
< 1 2 25 >
每页显示 20 50 100
一种改进型4H-SiC超结UMOS器件
1
作者 张跃 黄润华 柏松 《电源学报》 CSCD 北大核心 2024年第S01期254-260,共7页
介绍了1种改进型4H-SiC超结UMOS器件。该结构引入上下掺杂浓度不同的P柱并采用底部厚氧化层。P柱可以与N漂移层形成超结结构,从而在保持高击穿电压的同时减小比导通电阻,底部厚栅氧化层可以减小栅漏电容。结合实际的MOSFET工艺,通过SRI... 介绍了1种改进型4H-SiC超结UMOS器件。该结构引入上下掺杂浓度不同的P柱并采用底部厚氧化层。P柱可以与N漂移层形成超结结构,从而在保持高击穿电压的同时减小比导通电阻,底部厚栅氧化层可以减小栅漏电容。结合实际的MOSFET工艺,通过SRIM仿真给出了离子注入条件,并通过TCAD软件对器件结构参数进行优化仿真,得到了击穿电压为1035 V、比导通电阻为0.886 mΩ·cm^(2)的超结UMOS器件。 展开更多
关键词 4H-SIC 超结 UMOS
下载PDF
1500 V超结功率MOS器件优化与电容特性研究
2
作者 种一宁 李珏 乔明 《电子学报》 EI CAS CSCD 北大核心 2024年第7期2271-2278,共8页
本文利用半超结结构进行高压超结功率金属氧化物半导体(Metal Oxide Semiconductor,MOS)器件的设计,基于Sentaurus TCAD(Technology Computer Aided Design)仿真平台设计超结元胞结构并优化高压超结功率MOS器件的击穿电压与导通电阻,随... 本文利用半超结结构进行高压超结功率金属氧化物半导体(Metal Oxide Semiconductor,MOS)器件的设计,基于Sentaurus TCAD(Technology Computer Aided Design)仿真平台设计超结元胞结构并优化高压超结功率MOS器件的击穿电压与导通电阻,随后探究了寄生电容的特性.最后,基于多次外延工艺自主设计出一款器件结构仿真击穿电压1658 V、工艺仿真击穿电压1598 V、比导通电阻值303 mΩ·cm^(2)的高压超结功率MOS器件,与相同耐压值器件相比,比导通电阻值下降约50%.同时探究了超结掺杂浓度与厚度以及电压支持层掺杂浓度与厚度4个主要结构参数对器件寄生电容特性的影响. 展开更多
关键词 超结VDMOS 元胞 击穿电压 比导通电阻 寄生电容
下载PDF
嵌入分段半超结的p-栅增强型垂直GaN基HFET
3
作者 杨晨飞 韦文生 +1 位作者 汪子盛 丁靖扬 《电子与封装》 2024年第8期98-108,共11页
元胞面积相同的增强型垂直GaN/AlGaN异质结场效应管比横向HFET能承受更高的电压和更大的电流,适用于大功率领域,但在耐压时漂移区场强峰值高而容易提前击穿。提出了一种嵌入分段半超结的增强型垂直HFET,利用p型掺杂GaN栅和p+型掺杂GaN... 元胞面积相同的增强型垂直GaN/AlGaN异质结场效应管比横向HFET能承受更高的电压和更大的电流,适用于大功率领域,但在耐压时漂移区场强峰值高而容易提前击穿。提出了一种嵌入分段半超结的增强型垂直HFET,利用p型掺杂GaN栅和p+型掺杂GaN电流阻挡层抬高GaN/AlGaN异质结导带至费米能级之上,在栅压为0时夹断异质结的2DEG沟道,实现增强功能;在漂移区两侧插入2段p-GaN柱,形成p/n/p型离散半超结,改善电场均匀性。采用Silvaco TCAD软件模拟了Al组份、CBL浓度、p-GaN柱的宽度和厚度等参数对器件性能的影响。结果表明,相比于包含普通半超结的HFET,器件的击穿电压提升了8.67%,静态品质因数提升了11.25%,导通延时缩短了16.38%,关断延时缩短了3.80%,可为设计高性能HFET提供新思路。 展开更多
关键词 增强型垂直HFET 分段半超结 GaN/AlGaN异质
下载PDF
650 V高压型超结结构MOSFET器件设计与性能研究
4
作者 赵勇 《安徽师范大学学报(自然科学版)》 2024年第1期27-32,共6页
功率MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)作为绝缘栅控制的开关型器件,因其功率大,驱动简单,应用越来越广泛。采用深槽刻蚀填充技术设计的650 V高压型超结结构MOSFET器件,主要应用于汽车充电桩等电源管理,力求... 功率MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)作为绝缘栅控制的开关型器件,因其功率大,驱动简单,应用越来越广泛。采用深槽刻蚀填充技术设计的650 V高压型超结结构MOSFET器件,主要应用于汽车充电桩等电源管理,力求在保持参数不变的前提下,优化导通电阻。通过工艺仿真技术测试功率MOSFET器件的性能,研究了槽偏移距离以及掺杂浓度对导通电阻和击穿电压的关系。结果表明,槽偏移会导致超结部分的电荷不平衡,槽偏移不论正负,只要是在同一水平位置,那么两者的总电荷数就是不同的。在柱宽不变的情况下,随着浓度的增加,其击穿电压和导通电阻都缓慢下降,并且导通电阻随着掺杂浓度的提高而降低。本研究对半导体领域器件设计优化和提升具有一定的参考意义。 展开更多
关键词 超结MOSFET 工艺仿真 深槽刻蚀填充技术 半导体
下载PDF
碳化硅超结器件的研究进展
5
作者 张金平 张琨 +2 位作者 陈伟 汪婕 张波 《机车电传动》 北大核心 2023年第5期36-45,共10页
碳化硅(SiC)材料由于其出色的物理和化学特性,非常适用于制造高温和大功率半导体器件。虽然SiC功率二极管和金属-氧化物-半导体场效应晶体管(MOSFET)展示了出色的器件性能,并获得广泛的应用,但是其单极型器件的一维理论极限仍限制了传... 碳化硅(SiC)材料由于其出色的物理和化学特性,非常适用于制造高温和大功率半导体器件。虽然SiC功率二极管和金属-氧化物-半导体场效应晶体管(MOSFET)展示了出色的器件性能,并获得广泛的应用,但是其单极型器件的一维理论极限仍限制了传统器件性能的进一步提升。超结(SJ)作为一种在硅基器件中广泛应用的技术,能明显改善器件击穿电压和比导通电阻之间的折中关系,提升器件的性能。近年来,SiC SJ器件逐渐成为研究的热点,并取得显著进展。文章从SiC SJ器件的设计与仿真模拟、模型研究和SJ工艺制备技术等方面论述了其最新研究现状及发展方向。 展开更多
关键词 碳化硅 超结 二极管 金属-氧化物-半导体场效应晶体管 研究进展
原文传递
SiC超结MOSFET的短路特性研究 被引量:1
6
作者 刘佳维 陆江 +3 位作者 白云 成国栋 左欣欣 刘新宇 《电源学报》 CSCD 北大核心 2023年第1期208-212,共5页
SiC超结MOSFET设计基于N/P柱的电荷补偿效应,在保证耐压的同时具有较低的导通损耗和更快的开关速度,因此对SiC超结MOSFET可靠性的分析研究有助于深入理解器件工作机理,为更好地应用提供必要的理论支撑。基于TCAD Sentaurus模拟软件,对12... SiC超结MOSFET设计基于N/P柱的电荷补偿效应,在保证耐压的同时具有较低的导通损耗和更快的开关速度,因此对SiC超结MOSFET可靠性的分析研究有助于深入理解器件工作机理,为更好地应用提供必要的理论支撑。基于TCAD Sentaurus模拟软件,对1200 V电压等级的传统SiC MOSFET结构和SiC超结MOSFET结构进行建模。首先对比了2种器件的基本电学参数,然后重点分析了短路特性差异,在相同短路条件下对器件内部的物理机理进行了分析。结果表明SiC超结MOSFET可以有效地提高器件的击穿电压和导通电阻,同时表现出更好的短路可靠性。进一步分析了不同的偏置电压下SiC超结MOSFET的短路特性,结果表明,随着外部施加偏置电压增加,器件的短路耐受时间减小,同时短路饱和电流也会相应增大。 展开更多
关键词 SIC 超结MOSFET 击穿电压 导通电阻 短路
下载PDF
具有异质结体二极管和N包围型P柱的4H-SiC超结MOSFET
7
作者 姚登浪 吴栋 +1 位作者 张颖 郭祥 《电子元件与材料》 CAS 北大核心 2023年第12期1454-1461,共8页
利用TCAD仿真研究了一种具有异质结体二极管与N包围型P柱超结的4H-SiC UMOSFET(SJH-MOSFET)。通过在SJH-MOSFET中引入异质结和具有电荷平衡的超结结构,能够有效地优化器件的击穿电压、比导通电阻、反向恢复特性。研究结果表明,薄轻掺杂... 利用TCAD仿真研究了一种具有异质结体二极管与N包围型P柱超结的4H-SiC UMOSFET(SJH-MOSFET)。通过在SJH-MOSFET中引入异质结和具有电荷平衡的超结结构,能够有效地优化器件的击穿电压、比导通电阻、反向恢复特性。研究结果表明,薄轻掺杂的电流扩展层(CSL)和N型包围使得耗尽区变窄,并为电流的流动提供了两个扩散路径,其中CSL使得电子快速地水平扩散,而N型包围允许电子可以垂直地流动,改进后结构的耐压提升了13.6%,栅槽底部高电场降低了10.5%,比导通电阻降低了10.5%,开启时间降低了38.4%,关断时间降低了44.7%;体区嵌入P+多晶硅与漂移区接触形成异质结体二极管,由于异质结特殊的能带结构,使得体二极管在导通时,P+多晶硅里空穴较少地流入到漂移区,使反向恢复电荷降低了42.96%,反向恢复时间降低了4.17%。 展开更多
关键词 U-MOSFET 超结 4H-SIC 异质 击穿电压 反向恢复
下载PDF
半超结JBS反向恢复软度特性研究 被引量:1
8
作者 王卉如 关艳霞 《微处理机》 2023年第1期1-5,共5页
为提高常见开关器件JBS二极管的软度特性,减小其自身电压尖峰、射频干扰和电磁干扰的发生,对JBS器件P^(+)区结深进行优化调整,利用Silvaco软件对器件关断过程、反向恢复等影响进行仿真研究。在仿真中构建半超结JBS二极管结构模型,利用器... 为提高常见开关器件JBS二极管的软度特性,减小其自身电压尖峰、射频干扰和电磁干扰的发生,对JBS器件P^(+)区结深进行优化调整,利用Silvaco软件对器件关断过程、反向恢复等影响进行仿真研究。在仿真中构建半超结JBS二极管结构模型,利用器件-电路混合仿真调用此结构模型并改变P^(+)区结深参数,得到不同P^(+)区结深的反向恢复特性曲线,并以此为依据分析半超结JBS二极管中P^(+)区结深对反向恢复软度特性的影响。通过仿真研究,以半超结JBS二极管有效缓解传统JBS反向恢复时间长和超级结JBS二极管反向恢复硬度大的矛盾。 展开更多
关键词 开关器件 超结JBS 软度特性 反向恢复特性 P^(+)区
下载PDF
Si/SiC超结LDMOSFET的短路和温度特性
9
作者 阳治雄 曾荣周 +2 位作者 吴振珲 廖淋圆 李中启 《半导体技术》 北大核心 2023年第12期1071-1076,共6页
Si/SiC超结横向双扩散金属氧化物半导体场效应管(SJ-LDMOSFET)能有效改善Si SJ-LDMOSFET阻断电压低、温度特性差和短路可靠性低的问题。采用TCAD软件对Si SJ-LDMOSFET和Si/SiC SJ-LDMOSFET的短路和温度特性进行研究。当环境温度从300 K... Si/SiC超结横向双扩散金属氧化物半导体场效应管(SJ-LDMOSFET)能有效改善Si SJ-LDMOSFET阻断电压低、温度特性差和短路可靠性低的问题。采用TCAD软件对Si SJ-LDMOSFET和Si/SiC SJ-LDMOSFET的短路和温度特性进行研究。当环境温度从300 K上升到400 K时,Si/SiC SJ-LDMOSFET内部最高温度均低于Si SJ-LDMOSFET,表现出良好的抑制自热效应的能力;Si/SiC SJ-LDMOSFET的击穿电压基本保持不变,且饱和电流退化率较低。发生短路时,Si/SiC SJ-LDMOSFET内部最高温度上升率要明显小于Si SJ-LDMOSFET。在环境温度为300 K和400 K时,Si/SiC SJ-LDMOSFET的短路维持时间相对于Si SJ-LDMOSFET分别增加了230%和266.7%。研究结果显示Si/SiC SJ-LDMOSFET在高温下具有更好的温度稳定性和抗短路能力,适用于高温、高压和高短路可靠性要求的环境中。 展开更多
关键词 超结横向双扩散金属氧化物半导体场效应管(SJ-LDMOSFET) Si/SiC异质 击穿 短路 温度稳定性
原文传递
一种超结高压肖特基势垒二极管
10
作者 龚红 马奎 +2 位作者 傅兴华 丁召 杨发顺 《半导体技术》 CAS CSCD 北大核心 2014年第9期666-670,共5页
改善反向击穿电压和正向导通电阻之间的矛盾关系一直以来都是功率半导体器件的研究热点之一。介绍了一种超结肖特基势垒二极管(SJ-SBD),将p柱和n柱交替构成的超结结构引入肖特基势垒二极管中作为耐压层,在保证正向导通电阻足够低的同时... 改善反向击穿电压和正向导通电阻之间的矛盾关系一直以来都是功率半导体器件的研究热点之一。介绍了一种超结肖特基势垒二极管(SJ-SBD),将p柱和n柱交替构成的超结结构引入肖特基势垒二极管中作为耐压层,在保证正向导通电阻足够低的同时提高了器件的反向耐压。在工艺上通过4次n型外延和4次选择性p型掺杂实现了超结结构。基于相同的外延层厚度和相同的外延层杂质浓度分别设计和实现了常规SBD和SJ-SBD,测试得到常规SBD的最高反向击穿电压为110 V,SJ-SBD的最高反向击穿电压为229 V。实验结果表明,以超结结构作为SBD的耐压层能保证正向压降等参数不变的同时有效提高击穿电压,且当n柱和p柱中的电荷量相等时SJ-SBD的反向击穿电压最高。 展开更多
关键词 肖特基势垒二极管(SBD) 击穿电压 超结 超结肖特基二极管(SJ-SBD) 功率器件
原文传递
ERSN:一种高效鲁棒的超结点对等网络 被引量:7
11
作者 郑倩冰 彭伟 卢锡城 《计算机研究与发展》 EI CSCD 北大核心 2006年第4期607-612,共6页
超结点对等网络利用对等结点的异构性解决了低带宽结点带宽瓶颈问题,但目前超结点对等网络的构建协议效率低且网络拓扑鲁棒性弱.提出一种高效鲁棒的超结点对等网络ERSN,采用基于漫步算法的结点采样协议,估计网络需求,构建高效的超结点... 超结点对等网络利用对等结点的异构性解决了低带宽结点带宽瓶颈问题,但目前超结点对等网络的构建协议效率低且网络拓扑鲁棒性弱.提出一种高效鲁棒的超结点对等网络ERSN,采用基于漫步算法的结点采样协议,估计网络需求,构建高效的超结点对等网络,并建立叶结点间的应急连接,增强超结点对等网络的鲁棒性.模拟实验证明,与Gnutella0.6超结点对等网络比较,ERSN网络中负责处理定位请求的结点数目最多减少了76%,并在多个超结点和叶结点同时离开网络的情况下,将文件定位命中率最大提高了36.4%. 展开更多
关键词 超结 叠加网络拓扑 漫步算法 构对等网络
下载PDF
超结理论的产生与发展 被引量:7
12
作者 田波 程序 亢宝位 《微电子学》 CAS CSCD 北大核心 2006年第1期75-79,83,共6页
对超结理论的产生背景及其发展过程进行了介绍。以应用超结理论的COOLMOSTM器件为例,介绍了超结器件的工作原理、存在的缺点以及提出的改进方法;并对其他基于超结理论的器件进行了简单介绍。
关键词 超结器件 功率半导体器件 COOLMOS^TM 导通电阻 击穿电压
下载PDF
高压超结VDMOS结构设计 被引量:2
13
作者 杨法明 杨发顺 +2 位作者 丁召 傅兴华 邓朝勇 《固体电子学研究与进展》 CAS CSCD 北大核心 2012年第3期298-303,共6页
为改善高压功率VDMOS击穿电压和导通电阻之间的平方率关系,采用超结理论及其分析方法,结合电荷平衡理论,计算了超结VDMOS的理想结构参数,并利用仿真软件SILVACO对超结VDMOS的各个工艺参数(外延厚度,P柱掺杂剂量,阈值电压)进行了优化设计... 为改善高压功率VDMOS击穿电压和导通电阻之间的平方率关系,采用超结理论及其分析方法,结合电荷平衡理论,计算了超结VDMOS的理想结构参数,并利用仿真软件SILVACO对超结VDMOS的各个工艺参数(外延厚度,P柱掺杂剂量,阈值电压)进行了优化设计,对器件的正向导通特性和反向击穿特性进行了仿真分析。最终设计了一个击穿电压为815V,比导通电阻为23mΩ.cm2的超结VDMOS。 展开更多
关键词 纵向双扩散金属氧化物半导体 超结 电荷平衡 正向导通 反向击穿
下载PDF
超结器件 被引量:22
14
作者 陈星弼 《电力电子技术》 CSCD 北大核心 2008年第12期2-7,共6页
简要地介绍了突破传统"硅极限"的超结器件发明的背景,以及产生的来由。描述了既用作漂移区又用作耐压区的各种超结结构的导通电阻与击穿电压的关系,及超结MOST瞬态特性中导通过程的器件物理。最后简要地介绍了超结器件的进展。
关键词 半导体功率器件 超结 复合缓冲层 比导通电阻 硅极限
下载PDF
SMP超结点机群系统的仿真分析 被引量:1
15
作者 戈弋 武剑锋 +1 位作者 李三立 马群生 《小型微型计算机系统》 CSCD 北大核心 2002年第1期4-8,共5页
通过网络将独立的计算机结点连接起来协同工作 ,机群系统已经成为实现超级计算的一个重要手段 .随着计算机制造工艺的发展 ,处理器的运算能力得到迅速提高 ,使得网络性能成为机群系统的瓶颈问题 .因此 ,采用高频宽网络 ,减少通信开销是... 通过网络将独立的计算机结点连接起来协同工作 ,机群系统已经成为实现超级计算的一个重要手段 .随着计算机制造工艺的发展 ,处理器的运算能力得到迅速提高 ,使得网络性能成为机群系统的瓶颈问题 .因此 ,采用高频宽网络 ,减少通信开销是发展机群系统的首要任务 .采用交换式网络及用户层消息传递机制是提高网络性能的有效手段 .通过建立仿真模型 ,我们对机群系统进行模拟 ,定量分析了交换网络及用户层消息传递对其性能的影响 .本文介绍了交换式机群系统和用户层消息传递的原理及其仿真结构 .本文还描述了对机群系统的仿真测试 。 展开更多
关键词 超结点机群系统 仿真分析 计算机 SMP
下载PDF
超结硅锗功率二极管电学特性的研究 被引量:1
16
作者 马丽 高勇 +1 位作者 王冬芳 张如亮 《固体电子学研究与进展》 CAS CSCD 北大核心 2010年第3期333-337,共5页
超结SiGe功率开关二极管可以克服常规Si功率二极管存在的一些缺陷,如阻断电压增大的同时,正向导通压降也将增大,反向恢复时间也变长。该新型功率二极管有两个重要特点:一是由轻掺杂的p型柱和n型柱相互交替形成超结结构,代替传统功率二... 超结SiGe功率开关二极管可以克服常规Si功率二极管存在的一些缺陷,如阻断电压增大的同时,正向导通压降也将增大,反向恢复时间也变长。该新型功率二极管有两个重要特点:一是由轻掺杂的p型柱和n型柱相互交替形成超结结构,代替传统功率二极管的n-基区;二是p+区采用很薄的应变SiGe材料。该器件可以同时实现高阻断电压、低正向压降和快速恢复的电学特性。与相同器件厚度的常规Si功率二极管相比较,反向阻断电压提高了42%,反向恢复时间缩短了40%,正向压降减小了约0.1V(正向电流密度为100A/cm2时)。应变SiGe层中Ge含量和器件的基区厚度是影响超结SiGe二极管电学特性的重要参数,详细分析了该材料参数和结构参数对正向导通特性、反向阻断特性和反向恢复特性的影响,为器件结构设计提供了实用的参考价值。 展开更多
关键词 硅锗二极管 超结 电学特性 基区厚度 锗含量
下载PDF
具有高频高压大电流优值的超结集电区SiGe HBT 被引量:1
17
作者 金冬月 王肖 +4 位作者 张万荣 高光渤 赵馨仪 郭燕玲 付强 《北京工业大学学报》 CAS CSCD 北大核心 2016年第7期994-1000,共7页
为了在兼顾特征频率(fT)和电流增益(β)的情况下有效提高器件的击穿电压(BVCBO/BVCEO),利用SILVACO TCAD建立了npn型超结集电区Si Ge异质结双极晶体管(heterojunction bipolar transistor,HBT)的器件模型.研究表明:通过在集电结空间电荷... 为了在兼顾特征频率(fT)和电流增益(β)的情况下有效提高器件的击穿电压(BVCBO/BVCEO),利用SILVACO TCAD建立了npn型超结集电区Si Ge异质结双极晶体管(heterojunction bipolar transistor,HBT)的器件模型.研究表明:通过在集电结空间电荷区(collector-base space charge region,CB SCR)内引入p型超结层可有效降低"死区"内的电场强度,使较高的电场强度转移至"死区"外较深的CB SCR内,进而在几乎不增加CB SCR宽度的情况下抑制碰撞电离,达到提高击穿电压、改善fT和β的目的.随着p型超结层厚度(dp)的增加,击穿电压BVCBO和BVCEO的改善也越明显.但dp值需优化,较大的dp值将引发Kirk效应,大幅降低器件的fT和β.进一步通过优化p型超结层的dp值,设计出一款dp为0.2μm且具有高频高压大电流优值(fT×BVCEO×β)的新型超结集电区Si Ge HBT.结果表明:与传统Si Ge HBT相比,新器件的fT×BVCEO×β优值改善高达35.5%,有效拓展了功率Si Ge HBT的高压大电流工作范围. 展开更多
关键词 SiGe异质双极晶体管(HBT) 超结 击穿电压
下载PDF
基于内透明集电极技术的超结IGBT仿真研究 被引量:1
18
作者 周东海 胡冬青 +1 位作者 李立 魏峰 《电力电子技术》 CSCD 北大核心 2012年第12期57-59,共3页
基于内透明集电极(ITC)IGBT技术,提出了一种ITC超结IGBT(SJ-IGBT)结构。利用器件仿真工具,研究了SJ-IGBT的导通、开关、短路特性,并与普通平面栅ITC-IGBT技术指标进行了对比。仿真重点侧重于局域载流子寿命控制层(LCLC)位置和控制层内... 基于内透明集电极(ITC)IGBT技术,提出了一种ITC超结IGBT(SJ-IGBT)结构。利用器件仿真工具,研究了SJ-IGBT的导通、开关、短路特性,并与普通平面栅ITC-IGBT技术指标进行了对比。仿真重点侧重于局域载流子寿命控制层(LCLC)位置和控制层内载流子寿命对开关、短路特性的影响。结果显示,与ITC-IGBT相比,SJ-IGBT通态压降与关断损耗折中技术曲线更加靠近原点,综合性能指标优于普通ITC-IGBT;同时,SJ-IGBT短路特性对LCLC位置和载流子局域寿命变化敏感度明显下降。 展开更多
关键词 绝缘栅双极型晶体管 超结 内透明集电极
下载PDF
新型高压半超结功率MOSFET的优化设计 被引量:1
19
作者 荆吉利 钱钦松 +1 位作者 李海松 孙伟锋 《电子器件》 CAS 2009年第1期21-23,共3页
给出了一个完整的半超结MOS的设计方法,包括超结部分浓度的确定,电压支持层部分的深度和浓度的优化。借助二维器件仿真讨论了在原胞尺寸不变的情况下导通电阻和击穿电压的折中关系的优化方法。通过模拟得到了一个750 V,特征导通电阻为3... 给出了一个完整的半超结MOS的设计方法,包括超结部分浓度的确定,电压支持层部分的深度和浓度的优化。借助二维器件仿真讨论了在原胞尺寸不变的情况下导通电阻和击穿电压的折中关系的优化方法。通过模拟得到了一个750 V,特征导通电阻为32 mΩ.cm2的半超结结构。结果表明在不增加外延次数,工艺成本和难度的情况下,深宽比为5半超结MOS的特征导通电阻比VDMOS的下降了64%,比超结MOS的下降了8%。 展开更多
关键词 电力半导体器件 超结 电压支持层 击穿电压
下载PDF
六角形超结VDMOS器件的终端结构设计 被引量:1
20
作者 孙华芳 荆吉利 孙伟锋 《电子器件》 CAS 2010年第4期403-406,共4页
为六角形超结VDMOS器件提出了一种结终端结构,该终端结构采用与有源区相似的六角形晶格结构,但P柱和N柱的宽度均为有源区原胞晶格的一半。重点讨论了P柱的数量对表面电场的分布及击穿电压等的影响,模拟结果证实该终端结构的击穿电压大于... 为六角形超结VDMOS器件提出了一种结终端结构,该终端结构采用与有源区相似的六角形晶格结构,但P柱和N柱的宽度均为有源区原胞晶格的一半。重点讨论了P柱的数量对表面电场的分布及击穿电压等的影响,模拟结果证实该终端结构的击穿电压大于600V,击穿点发生在终端与有源区之间的过渡区。 展开更多
关键词 功率器件 终端技术 六角形晶格 超结
下载PDF
上一页 1 2 25 下一页 到第
使用帮助 返回顶部