期刊文献+
共找到189篇文章
< 1 2 10 >
每页显示 20 50 100
基于MicroBlaze软处理器的无线定位算法验证平台的设计与实现 被引量:1
1
作者 赵飞 王炎 燕斌 《现代电子技术》 2008年第22期26-28,32,共4页
随着移动通信技术的发展,基于移动通信系统的无线定位算法越来越吸引人们的关注。为了对该类算法进行实际验证,设计和实现硬件验证平台。该平台以Xilinx的Spartan XC3S1600E FPGA为核心,采用先进的MicroBlaze软处理器作为控制CPU,并与用... 随着移动通信技术的发展,基于移动通信系统的无线定位算法越来越吸引人们的关注。为了对该类算法进行实际验证,设计和实现硬件验证平台。该平台以Xilinx的Spartan XC3S1600E FPGA为核心,采用先进的MicroBlaze软处理器作为控制CPU,并与用Verilog语言描述的控制逻辑进行集成,充分展现了FPGA的强大功能。经过Matlab处理的发射数据可以通过USB接口下载到数据FLASH中,并且可以自由的进行更换,从而可以方便地验证不同的定位算法。该平台经初步实测,证明能够满足算法验证的要求。 展开更多
关键词 无线定位 FPGA 软处理器 MICROBLAZE VERILOG
下载PDF
32位软处理器MicroBlaze的体系结构及其应用 被引量:2
2
作者 王磊 《今日电子》 2004年第5期86-87,共2页
本文分析了软处理器MicroBlaze的体系结构,给出了MicroBlaze内核在软件无线电系统中应用,实现了SOPC(可编程系统芯片)。
关键词 32位软处理器 MICROBLAZE 体系结构 件无线电 可编程系统芯片
下载PDF
赛灵思新款MICROBLAZE软处理器
3
《电子产品世界》 2005年第08B期35-35,共1页
赛灵思公司(Xilinx,Inc.)宣布推出性能优化的MicroBlaze软处理器4.00版。现在,MicroBlaze软处理器在Virtex4 FPGA中的工作频率可达到200MHz,据称内核性能比前一版本提高多达25%,新的浮点单元(FPU)选项使嵌入式开发人员可将... 赛灵思公司(Xilinx,Inc.)宣布推出性能优化的MicroBlaze软处理器4.00版。现在,MicroBlaze软处理器在Virtex4 FPGA中的工作频率可达到200MHz,据称内核性能比前一版本提高多达25%,新的浮点单元(FPU)选项使嵌入式开发人员可将系统性能提升至比软件仿真快120倍。该解决方案是一个可扩展的处理器系统,可以让设计人员通过调节其性能来匹配目标应用的计算要求,并可在需要的时候选择更高的算术精度,同时不会增加太多成本。32位单精度、IEEE-754兼容的MicroBlaze FPU为设计人员提供了可同时执行整数和浮点数运算的处理器。 展开更多
关键词 赛灵思公司 MICROBLAZE 软处理器 工作频率 浮点数运算
下载PDF
MIcroBlaze 5.0软处理器内核:针对性能而优化
4
作者 Rey Archidé 《世界电子元器件》 2007年第11期48-50,共3页
嵌入式处理器应用是完全嵌入或包含在控制设备内的特殊系统。与通用PC不同,嵌入式系统要执行预定任务,因此有一些特殊要求。
关键词 软处理器 嵌入式处理器 嵌入式系统 优化 性能 内核 控制设备 PC
下载PDF
XILINX新MICROBLAZE软处理器提高时钟频率达25%
5
《电子与电脑》 2005年第7期55-55,共1页
关键词 MICROBLAZE 软处理器 时钟频率 工作频率 浮点单元 CPU XILINX公司
下载PDF
Xilinx推出MicroBlaze软处理器4.00版
6
《电子测试(新电子)》 2005年第7期63-63,共1页
赛灵思公司(Xilinx)日前推出MicroBlazee软处理器4.00版,该软处理器在Virtex-4FPGA中的工作频率可达200MHz,核心性能比前一版本提高了25%。此外,新的浮点单元(FPU)选项使系统性能够比软件仿真快120倍。
关键词 MicroBlaze4.00版 软处理器 浮点单元 CPU 处理器 Xilinx公司
下载PDF
支持软处理器的嵌入式开发套件
7
作者 Jay Gould Jim Burnham 《今日电子》 2007年第5期70-71,共2页
从头构建复杂的实时嵌入式系统既耗时,效率又低。如果硬件、软件、固件、RTOS(实时操作系统)集成和软件驱动器均为全新产品,其功能和可靠性未经实际应用验证,有谁愿意花功夫去调试它们呢?工程师在设计和调试过程中喜欢把变量分离... 从头构建复杂的实时嵌入式系统既耗时,效率又低。如果硬件、软件、固件、RTOS(实时操作系统)集成和软件驱动器均为全新产品,其功能和可靠性未经实际应用验证,有谁愿意花功夫去调试它们呢?工程师在设计和调试过程中喜欢把变量分离出来,一个个地进行修改,但要想迅速取得进展,所使用的组件一开始就必须得心应手。从工程安排上讲,从布线到返回头一块原型板通常需要好几周的时间,在此期间,软件和固件工程师只能尽力为并不存在的平台开发代码和驱动器。 展开更多
关键词 嵌入式开发 软处理器 实时嵌入式系统 套件 实时操作系统 调试过程 工程师 RTOS
下载PDF
采用软处理器IP应对器件过时的挑战
8
作者 Raj Kulkarni 《电子设计应用》 2007年第4期18-18,20,22,共3页
在向一个嵌人式产品设计做出几年的财力和物力投资之后,设计工程师最不愿意听到的消息就是他所采用的器件已经“生命终止”。在分立的嵌入式处理中,陈旧过时意味着设计工程师必须为他的下一个设计转向采用另外一种处理器,并且完全可... 在向一个嵌人式产品设计做出几年的财力和物力投资之后,设计工程师最不愿意听到的消息就是他所采用的器件已经“生命终止”。在分立的嵌入式处理中,陈旧过时意味着设计工程师必须为他的下一个设计转向采用另外一种处理器,并且完全可能要重新设计他想在市场中保持的现有产品。即使是半导体行业中的巨头,也并不是总能够为所有类型的应用找到利用个别分立解决方案的途径。许多最终产品无法证明采用特定的分立器件是恰当的,因此,随着时间的推移,甚至长期供应商也会在不合适的时间停止为他们的客户提供器件支持。 展开更多
关键词 分立器件 软处理器 设计工程师 产品设计 半导体行业 最终产品 嵌入式 供应商
下载PDF
Xilinx优化MicroBlaze软处理器性能
9
《世界电子元器件》 2005年第7期13-13,共1页
赛灵思公司(Xilinx)日前宣布推出性能优化的MicroBlaze软处理器4.00版。现在,MicroBlaze软处理器在Virtex-4FPGA中的工作频率可达到200MHz,核心性能比前一版本提高多达25%。此外,新的浮点单元(FPU)选项使嵌入式开发人员将系统... 赛灵思公司(Xilinx)日前宣布推出性能优化的MicroBlaze软处理器4.00版。现在,MicroBlaze软处理器在Virtex-4FPGA中的工作频率可达到200MHz,核心性能比前一版本提高多达25%。此外,新的浮点单元(FPU)选项使嵌入式开发人员将系统性能提升至比软件仿真快120倍。 展开更多
关键词 Xilinx公司 优化 MicroBlaze软处理器 工作频率
下载PDF
在基于Wishbone的软处理器平台上寻找用户元件故障
10
作者 Brian Caslis 《电子设计应用》 2009年第4期97-98,101,共3页
本文讨论如何在基于Wishbone的软处理器平台上寻找用户元件故障。
关键词 WISHBONE 软处理器 FPGA
下载PDF
基于龙芯LA132软核处理器的宇航级SoPC设计
11
作者 刘珍妮 安军社 胡婉如 《电讯技术》 北大核心 2024年第5期772-777,共6页
针对现有星载计算机主控系统灵活性差和在空间辐射环境中存在单粒子翻转等问题,设计了一种灵活性强、可靠性高、自主可控的宇航级片上可编程系统(System-on-Programmable-Chip,SoPC)。该系统将龙芯LA132软核处理器应用于航天领域,降低... 针对现有星载计算机主控系统灵活性差和在空间辐射环境中存在单粒子翻转等问题,设计了一种灵活性强、可靠性高、自主可控的宇航级片上可编程系统(System-on-Programmable-Chip,SoPC)。该系统将龙芯LA132软核处理器应用于航天领域,降低了星载计算机主控系统的体积。为系统存储单元设计实现了一种基于矩阵算法的RS(8,4)码,可在无延迟的情况下实现错误检测与纠正功能,增强了系统的可靠性。测试结果表明,该SoPC系统在Xilinx KCU105硬件平台上可实现单周期内对两个错误符号的检测与纠正,满足宇航级安全性与可靠性的需求,为星载计算机主控系统的小型化提供了一种新的解决方案。 展开更多
关键词 星载计算机 片上可编程系统(SoPC) 处理器 错误检测与纠正(EDAC)
下载PDF
基于NIOSⅡ软核处理器的嵌入式测试系统软硬件设计研究 被引量:13
12
作者 张荣 黄海莹 +2 位作者 李春枝 卫剑峰 蒋宇 《计算机测量与控制》 CSCD 北大核心 2012年第2期303-306,共4页
介绍了利用NIOSⅡ软核处理器设计嵌入式测试系统的两类系统架构,详细讲述了基于NIOSⅡ软核处理器的嵌入式测试系统软硬件设计方法;最后结合EP2C8Q-208C8型FPGA芯片,利用Verilog语言描述A/D芯片的工作时序逻辑,利用NIOSⅡ软核处理器设计... 介绍了利用NIOSⅡ软核处理器设计嵌入式测试系统的两类系统架构,详细讲述了基于NIOSⅡ软核处理器的嵌入式测试系统软硬件设计方法;最后结合EP2C8Q-208C8型FPGA芯片,利用Verilog语言描述A/D芯片的工作时序逻辑,利用NIOSⅡ软核处理器设计串口处理单元,将A/D采集的数据通过串口发送到计算机显示。实践表明,利用NIOS II软核处理器设计嵌入式测试系统,具有开发周期短,系统集成度高,功能灵活多样等特点,与传统利用单片机设计嵌入式测试系统相比,具有时钟频率高、运行速度快、调试方便等特点,是一种值得推广的嵌入式测试系统设计方法。 展开更多
关键词 NIOSⅡ处理器 嵌入式测试系统 单片机 FPGA A/D
下载PDF
基于NIOS软核处理器的直流无刷电机控制系统设计 被引量:7
13
作者 魏然 金明河 +2 位作者 刘伊威 谢宗武 刘宏 《电气传动》 北大核心 2005年第8期19-21,共3页
介绍了一种新型的基于NIOS软核处理器的直流无刷电机控制系统及设计方法。该系统采用FPGA作为核心器件,极大减少了分离元件的使用,充分利用NIOS处理器集成度高、灵活性强、实时控制的特点在片内实现电机控制逻辑,因此系统具有极大的灵... 介绍了一种新型的基于NIOS软核处理器的直流无刷电机控制系统及设计方法。该系统采用FPGA作为核心器件,极大减少了分离元件的使用,充分利用NIOS处理器集成度高、灵活性强、实时控制的特点在片内实现电机控制逻辑,因此系统具有极大的灵活性、扩展性和通用性,抗干扰能力强、且系统本身结构紧凑,已成功应用于机器人仿人灵巧手手指中。 展开更多
关键词 直流无刷电机 控制系统 系统设计 NIOS 处理器
下载PDF
基于Nios Ⅱ软核处理器的PWM控制器设计 被引量:9
14
作者 冯志华 高社生 张云安 《微处理机》 2008年第1期134-137,共4页
介绍了Altera公司最新开发的SOPC解决方案——Nios Ⅱ软核处理器,提出了基于Nios Ⅱ嵌入式软核处理器的脉宽调制PWM控制器的硬件、软件设计方法,并给出了脉宽调制PWM软件编写的程序。实验结果表明,与现有的其它方法相比,该方法具有灵活... 介绍了Altera公司最新开发的SOPC解决方案——Nios Ⅱ软核处理器,提出了基于Nios Ⅱ嵌入式软核处理器的脉宽调制PWM控制器的硬件、软件设计方法,并给出了脉宽调制PWM软件编写的程序。实验结果表明,与现有的其它方法相比,该方法具有灵活、稳定、易维护、高效率等优点。 展开更多
关键词 片上可重构系统(SOPC) 脉宽调制(PWM) NIOS 处理器
下载PDF
基于NIOS软核处理器的音频录放子系统 被引量:3
15
作者 邓怀东 张格子 《电子产品世界》 2003年第12A期52-54,共3页
本文介绍Altera公司的可重构的软核处理器NIOS,以及如何利用NIOS软核灵活、高效的设计一个音频录放子系统。
关键词 处理器 NIOS 音频录放子系统 FPGA HDL 电路接口
下载PDF
基于MicroBlaze软核处理器的Bootloader设计 被引量:5
16
作者 戴岳 苗长云 荣锋 《工矿自动化》 2009年第11期20-23,共4页
文章介绍了基于MicroBlaze软核处理器的Bootloader程序的设计,详细介绍了适用该程序的FPGA嵌入式系统的硬件配置及Bootloader程序设计的硬件逻辑设计流程和软件设计流程。该程序是在FPGA硬件配置完毕之后,在内部处理器上运行的一段启动... 文章介绍了基于MicroBlaze软核处理器的Bootloader程序的设计,详细介绍了适用该程序的FPGA嵌入式系统的硬件配置及Bootloader程序设计的硬件逻辑设计流程和软件设计流程。该程序是在FPGA硬件配置完毕之后,在内部处理器上运行的一段启动代码,用来将FLASH中的用户程序传输至外部RAM,并引导嵌入式系统从用户程序中开始运行。它解决了使用大规模复杂应用程序的嵌入式系统的引导问题,已在实际中应用,具有良好的适应性。 展开更多
关键词 嵌入式系统 BOOTLOADER程序 MicroBlaze处理器 硬件逻辑设计 件设计 FPGA SPI FLASH
下载PDF
微处理器软核的测试算法
17
作者 梁松海 周润德 《电子测试》 1999年第6期12-15,35,共5页
针对微处理器软核测试程序工艺无关性的要求,我们提出了一种新的寄存器传输级的微处理器功能测试算法。新算法扩展了微处理器的模型表示,简化了指令的故障类型,新的指令测试方法有效地降低了测试程序的复杂度。采用该测试算法我们为自... 针对微处理器软核测试程序工艺无关性的要求,我们提出了一种新的寄存器传输级的微处理器功能测试算法。新算法扩展了微处理器的模型表示,简化了指令的故障类型,新的指令测试方法有效地降低了测试程序的复杂度。采用该测试算法我们为自行设计的一个八位微处理器核成功地开发了测试程序。 展开更多
关键词 处理器 设计 测试 算法
下载PDF
32位软处理器核针对FPGA进行优化
18
《电子设计技术 EDN CHINA》 2007年第5期22-22,共1页
Cortex-M1处理器的AHB芯片内部总线能控制6路可选择的DEBUG模块,其中的ITCM和DTCM内存也可以在不同数璺规模要求下进行配置。
关键词 软处理器 FPGA 32位 优化 DEBUG 内部总线 可选择 AHB
原文传递
基于NiosⅡ嵌入式软核处理器的天文用IRFPA图像采集系统 被引量:1
19
作者 邱志强 邓建 叶彬浔 《天文研究与技术》 CSCD 北大核心 2006年第4期373-379,共7页
介绍了一套自主研制的用于地基天文望远镜的,基于IRFPA(红外焦平面阵列)图像采集系统,以及所使用的IRFPA原理、性能特点,着重介绍了IRFPA图像采集系统中以NiosⅡ处理器为核心的电子系统的框架结构方案以及软硬件的设计思想。最后给出了... 介绍了一套自主研制的用于地基天文望远镜的,基于IRFPA(红外焦平面阵列)图像采集系统,以及所使用的IRFPA原理、性能特点,着重介绍了IRFPA图像采集系统中以NiosⅡ处理器为核心的电子系统的框架结构方案以及软硬件的设计思想。最后给出了初步的图像采集成像结果。 展开更多
关键词 IRFPA 图像采集 NIOS 处理器
下载PDF
使用嵌入式处理器的水声调制解调器控制系统设计方法与研究 被引量:2
20
作者 李莹 Bridget Benson +2 位作者 于敦山 Ryan Kastner 张兴 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2011年第2期245-250,共6页
提出了一种使用带有嵌入式处理器的FPGA实现水声调制解调器控制系统的方法,根据声波通信的数据特点选择适合的通信总线搭建系统结构,设计出合理的软硬件协同工作流程和中断控制信号。通过在Xilinx VirtexIVFPGA的嵌入式MicroBlaze软处... 提出了一种使用带有嵌入式处理器的FPGA实现水声调制解调器控制系统的方法,根据声波通信的数据特点选择适合的通信总线搭建系统结构,设计出合理的软硬件协同工作流程和中断控制信号。通过在Xilinx VirtexIVFPGA的嵌入式MicroBlaze软处理器上实现并通过软硬件协同验证,表明所设计的控制系统能够准确控制整个数字信号处理过程,实时监控电路工作情况,性能稳定可靠。 展开更多
关键词 嵌入式系统 软处理器 水声调制解调器 控制系统 硬件协同
下载PDF
上一页 1 2 10 下一页 到第
使用帮助 返回顶部