期刊导航
期刊开放获取
重庆大学
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于逻辑设计的高速CRC并行算法研究及其FPGA实现
被引量:
17
1
作者
毕占坤
张羿猛
+1 位作者
黄芝平
王跃科
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2007年第12期2244-2249,共6页
循环冗余校验码作为一种检出概率高并且易于实现的检错码,被广泛应用于通信及测控领域。本文首先简要介绍了循环冗余校验的基本原理,然后从CRC串行实现的电路结构出发,通过严密的理论推导,得出了基于逻辑设计的高速CRC并行实现递推公式...
循环冗余校验码作为一种检出概率高并且易于实现的检错码,被广泛应用于通信及测控领域。本文首先简要介绍了循环冗余校验的基本原理,然后从CRC串行实现的电路结构出发,通过严密的理论推导,得出了基于逻辑设计的高速CRC并行实现递推公式,可适用于并行处理位宽小于等于生成多项式阶数和大于生成多项式阶数条件下的并行帧校验应用。最后分别设计了这2种条件下的硬件实现电路,电路的综合结果表明,该方法具有更少的资源占用量和更高的工作频率。
展开更多
关键词
循环冗余校验
高速并行算法
现场可编程门阵列
下载PDF
职称材料
一种新的CRC16算法及其在通信系统中的应用
2
作者
何秉姣
汪红
《中南民族大学学报(自然科学版)》
CAS
2012年第4期105-107,112,共4页
分析了CRC码串行移位校验算法,逐步推导出了一种新的CRC16并行算法,并在Quartus 9.0平台下,对CRC16码编码器进行了功能仿真,结果表明:该并行算法具有很高的实时性,其编码可扩展性强,合理利用了"0"特性加快编码速度,能满足高...
分析了CRC码串行移位校验算法,逐步推导出了一种新的CRC16并行算法,并在Quartus 9.0平台下,对CRC16码编码器进行了功能仿真,结果表明:该并行算法具有很高的实时性,其编码可扩展性强,合理利用了"0"特性加快编码速度,能满足高速通信系统的要求.
展开更多
关键词
循环冗余校验码
高速并行算法
通信系统
功能仿真
下载PDF
职称材料
面向新型电力系统的数字实时硬件在环仿真综述
3
作者
杜善周
黄涌波
+4 位作者
卢国平
高进
覃宇翔
刘永露
袁亮
《湖南电力》
2023年第5期3-10,共8页
随着新能源的接入比例不断升高与电力电子设备的广泛应用,数字实时硬件在环仿真已经成为新型电力系统仿真分析的重要手段。在此背景下,综述数字实时硬件在环仿真的国内外研究现状,讨论提高仿真效率与精确度的关键技术,以及该过程中存在...
随着新能源的接入比例不断升高与电力电子设备的广泛应用,数字实时硬件在环仿真已经成为新型电力系统仿真分析的重要手段。在此背景下,综述数字实时硬件在环仿真的国内外研究现状,讨论提高仿真效率与精确度的关键技术,以及该过程中存在的疑难点。从数字实时硬件在环仿真的发展历史出发,首先讨论数字实时仿真的元件建模,包括Ron/Roff与L/C两类器件建模方法;随后归纳戴维南等效、诺顿等效与频率相关网络等值三类接口电路等效方法;接着讨论高速率并行算法、基于不同计算单元的仿真平台架构与硬件在环仿真的类型;然后总结典型数字实时硬件在环仿真的基本流程及其在新型电力系统中的应用实例,最后总结各类架构与算法的优缺点、适用场景。
展开更多
关键词
数字实时硬件在环仿真
开关器件建模
接口等效电路
高速
率
并行算法
仿真平台架构
下载PDF
职称材料
一种快速循环冗余校验电路的设计
被引量:
1
4
作者
张莹
冯军
《南华大学学报(自然科学版)》
2011年第3期46-49,共4页
本文简单介绍了循环冗余校验的基本原理.以国际标准CRC-CCITT为研究对象,从串行实现的电路结构出发,通过理论推导,得出了基于逻辑设计的高速CRC并行实现矩阵递推公式.分别设计了这两种结构的CRC-CCITT硬件实现电路,并利用ModelSim6.2软...
本文简单介绍了循环冗余校验的基本原理.以国际标准CRC-CCITT为研究对象,从串行实现的电路结构出发,通过理论推导,得出了基于逻辑设计的高速CRC并行实现矩阵递推公式.分别设计了这两种结构的CRC-CCITT硬件实现电路,并利用ModelSim6.2软件进行了功能和时序仿真:用16bit位宽的并行CRC电路对32bit数据进行计算,经过2个时钟周期得到校验码.
展开更多
关键词
循环冗余校验
现场可编程门阵列
高速并行算法
下载PDF
职称材料
题名
基于逻辑设计的高速CRC并行算法研究及其FPGA实现
被引量:
17
1
作者
毕占坤
张羿猛
黄芝平
王跃科
机构
国防科学技术大学机电工程与自动化学院
出处
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2007年第12期2244-2249,共6页
文摘
循环冗余校验码作为一种检出概率高并且易于实现的检错码,被广泛应用于通信及测控领域。本文首先简要介绍了循环冗余校验的基本原理,然后从CRC串行实现的电路结构出发,通过严密的理论推导,得出了基于逻辑设计的高速CRC并行实现递推公式,可适用于并行处理位宽小于等于生成多项式阶数和大于生成多项式阶数条件下的并行帧校验应用。最后分别设计了这2种条件下的硬件实现电路,电路的综合结果表明,该方法具有更少的资源占用量和更高的工作频率。
关键词
循环冗余校验
高速并行算法
现场可编程门阵列
Keywords
cyclic redundancy check
high-speed parallel algorithm
FPGA
分类号
TN911.22 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
一种新的CRC16算法及其在通信系统中的应用
2
作者
何秉姣
汪红
机构
中南民族大学计算机科学学院
出处
《中南民族大学学报(自然科学版)》
CAS
2012年第4期105-107,112,共4页
基金
湖北省教育厅科学技术研究项目(B20110808)
文摘
分析了CRC码串行移位校验算法,逐步推导出了一种新的CRC16并行算法,并在Quartus 9.0平台下,对CRC16码编码器进行了功能仿真,结果表明:该并行算法具有很高的实时性,其编码可扩展性强,合理利用了"0"特性加快编码速度,能满足高速通信系统的要求.
关键词
循环冗余校验码
高速并行算法
通信系统
功能仿真
Keywords
CRC
high speed parallel algorithm
communication system
functional simulation
分类号
TP309.2 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
面向新型电力系统的数字实时硬件在环仿真综述
3
作者
杜善周
黄涌波
卢国平
高进
覃宇翔
刘永露
袁亮
机构
神华准格尔能源有限责任公司
中国神华能源股份有限公司哈尔乌素露天煤矿
中南大学自动化学院
出处
《湖南电力》
2023年第5期3-10,共8页
基金
国家能源投资集团有限公司科技项目(GNJY-21-160)
国家自然科学基金—杰出青年基金项目(62125308)
长沙市自然科学基金项目(kq2208279)。
文摘
随着新能源的接入比例不断升高与电力电子设备的广泛应用,数字实时硬件在环仿真已经成为新型电力系统仿真分析的重要手段。在此背景下,综述数字实时硬件在环仿真的国内外研究现状,讨论提高仿真效率与精确度的关键技术,以及该过程中存在的疑难点。从数字实时硬件在环仿真的发展历史出发,首先讨论数字实时仿真的元件建模,包括Ron/Roff与L/C两类器件建模方法;随后归纳戴维南等效、诺顿等效与频率相关网络等值三类接口电路等效方法;接着讨论高速率并行算法、基于不同计算单元的仿真平台架构与硬件在环仿真的类型;然后总结典型数字实时硬件在环仿真的基本流程及其在新型电力系统中的应用实例,最后总结各类架构与算法的优缺点、适用场景。
关键词
数字实时硬件在环仿真
开关器件建模
接口等效电路
高速
率
并行算法
仿真平台架构
Keywords
digital real-time hardware-in-loop simulation
switching device modeling
interface equivalent circuit
high speed parallel algorithm
simulation platform architecture
分类号
TM743 [电气工程—电力系统及自动化]
下载PDF
职称材料
题名
一种快速循环冗余校验电路的设计
被引量:
1
4
作者
张莹
冯军
机构
南华大学机械工程学院
南华大学电气工程学院
出处
《南华大学学报(自然科学版)》
2011年第3期46-49,共4页
基金
衡阳市科技局科技计划基金资助项目(2010KG45)
文摘
本文简单介绍了循环冗余校验的基本原理.以国际标准CRC-CCITT为研究对象,从串行实现的电路结构出发,通过理论推导,得出了基于逻辑设计的高速CRC并行实现矩阵递推公式.分别设计了这两种结构的CRC-CCITT硬件实现电路,并利用ModelSim6.2软件进行了功能和时序仿真:用16bit位宽的并行CRC电路对32bit数据进行计算,经过2个时钟周期得到校验码.
关键词
循环冗余校验
现场可编程门阵列
高速并行算法
Keywords
CRC
FPGA
high-speed parallel algorithm
分类号
TN911.22 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于逻辑设计的高速CRC并行算法研究及其FPGA实现
毕占坤
张羿猛
黄芝平
王跃科
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2007
17
下载PDF
职称材料
2
一种新的CRC16算法及其在通信系统中的应用
何秉姣
汪红
《中南民族大学学报(自然科学版)》
CAS
2012
0
下载PDF
职称材料
3
面向新型电力系统的数字实时硬件在环仿真综述
杜善周
黄涌波
卢国平
高进
覃宇翔
刘永露
袁亮
《湖南电力》
2023
0
下载PDF
职称材料
4
一种快速循环冗余校验电路的设计
张莹
冯军
《南华大学学报(自然科学版)》
2011
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部