期刊文献+
共找到25篇文章
< 1 2 >
每页显示 20 50 100
AD9707高速DAC的内部寄存器配置
1
作者 赵孔新 毕韬 《单片机与嵌入式系统应用》 2010年第3期41-44,共4页
由于高速DAC内部集成度的不断加大,DAC外围电路趋于简单化,用户可以根据自己的需求配置DAC内部寄存器来选择DAC的工作模式。本文在介绍AD9707的工作原理和典型电路的基础上,着重阐述了通过ARM和FPGA两种方式分别配置AD9707内部寄存器的... 由于高速DAC内部集成度的不断加大,DAC外围电路趋于简单化,用户可以根据自己的需求配置DAC内部寄存器来选择DAC的工作模式。本文在介绍AD9707的工作原理和典型电路的基础上,着重阐述了通过ARM和FPGA两种方式分别配置AD9707内部寄存器的方法,同时给出了两种配置方法基本操作的具体步骤和相应代码。 展开更多
关键词 高速dac SPI FPGA 驱动程序 AD9707
下载PDF
2.5GS/s高速DAC陶瓷封装协同设计 被引量:2
2
作者 王德敬 赵元富 +3 位作者 姚全斌 曹玉生 练滨浩 胡培峰 《电子技术应用》 北大核心 2017年第1期16-19,共4页
随着超大规模集成电路向着高密度、高频方向发展,保证高速信号的可靠传输成为封装电学设计中的关键。完成了一款转换速率为2.5 GS/s的14 bit DAC陶瓷外壳封装设计,利用芯片、封装和PCB的协同设计,保证了关键差分信号路径在2.5 GHz以内... 随着超大规模集成电路向着高密度、高频方向发展,保证高速信号的可靠传输成为封装电学设计中的关键。完成了一款转换速率为2.5 GS/s的14 bit DAC陶瓷外壳封装设计,利用芯片、封装和PCB的协同设计,保证了关键差分信号路径在2.5 GHz以内插入损耗始终大于-0.8 d B,满足了高速信号的传输要求;并结合系统为中心的协同设计和仿真,对从芯片bump到PCB的整个传输路径进行了仿真和优化,有效降低了信号的传输损耗和供电系统的电源地阻抗。 展开更多
关键词 高速dac 陶瓷封装 协同设计与仿真 插入损耗 电源地阻抗
下载PDF
高速DAC与正交调制器接口电路设计 被引量:1
3
作者 张晋 《雷达与对抗》 2013年第4期24-27,共4页
结合宽带数字TR组件零中频发射波形产生思想,设计了高速DAC与正交调制器的接口电路。给出详尽设计方法及步骤的同时使用TINA-TI软件对设计的接口电路进行了交直流特性及宽带信号幅频特性仿真,验证了其正确性。
关键词 高速dac dac3484 正交调制器 ADL5375
下载PDF
12bit 800MSPS电流舵结构的高速DAC设计 被引量:1
4
作者 关保贞 《中国集成电路》 2012年第7期51-57,共7页
本文设计了一个分辨率为12位,采样频率为800MHz的高速电流舵结构DAC。该设计基于TSMC 0.18μm CMOS工艺,采用了二进制码控制和温度计码译码控制相结合的方式,从而在降低DNL误差和减小毛刺的同时,又能实现较小的芯片面积和功耗。为达到... 本文设计了一个分辨率为12位,采样频率为800MHz的高速电流舵结构DAC。该设计基于TSMC 0.18μm CMOS工艺,采用了二进制码控制和温度计码译码控制相结合的方式,从而在降低DNL误差和减小毛刺的同时,又能实现较小的芯片面积和功耗。为达到高的精度和高的转换速度,该设计在系统结构、电路结构以及芯片版图等方面都做了优化。 展开更多
关键词 电流舵 温度计译码 高速dac
下载PDF
高速DAC在数据广播分发设备中的应用
5
作者 郝广凯 陆格格 +2 位作者 章玉珠 芮涛 朱英玮 《长江信息通信》 2022年第4期54-56,共3页
数据广播分发系统能够将卫星有效数据广播分发给地面接收设备,实现卫星覆盖范围内所有用户终端数据传输。目前常用数据广播分发设备采用传统应答机设计思路,信息处理流程为先低中频调制再进行上变频滤波及放大后输出,产品功耗和体积较大... 数据广播分发系统能够将卫星有效数据广播分发给地面接收设备,实现卫星覆盖范围内所有用户终端数据传输。目前常用数据广播分发设备采用传统应答机设计思路,信息处理流程为先低中频调制再进行上变频滤波及放大后输出,产品功耗和体积较大,不能满足卫星小型化和轻量化需求。采用基于高速DAC平台的数据广播设备利用软件无线电的思想,可实现S波段直接扩频调制和输出,取消传统设备的上变频处理,从而更加方便实现产品的小型化和轻量化。 展开更多
关键词 高速dac 数据广播分发 电路设计
下载PDF
用于WLAN(802.11b)基带处理器芯片组的高速ADC及DAC的测试
6
作者 朱海平 张向民 《电子工业专用设备》 2004年第5期9-14,共6页
简要介绍了清华大学微电子研究所设计的用于WLAN(802.11b)基带处理器芯片组的高速ADC及DAC,以及爱德万测试如何使用WVFG/WVFD实现高速ADC蛐DAC的测试。
关键词 WLAN 高速ADC/dac WVFG/WVFD 混合信号测试
下载PDF
DYL高速视频12位DAC的研制
7
作者 王怀荣 《电子与封装》 2012年第6期28-30,46,共4页
文中介绍了以我国独创的DYL多元逻辑电路为基础,并配合了申请国家发明专利的高速差动电压模拟开关构成的12位高速DAC转换器。同时解决了以往高速转换器输出阻抗、使用范围受限的缺点。同时对所研制的高速DAC在结构、工艺、修正技术及测... 文中介绍了以我国独创的DYL多元逻辑电路为基础,并配合了申请国家发明专利的高速差动电压模拟开关构成的12位高速DAC转换器。同时解决了以往高速转换器输出阻抗、使用范围受限的缺点。同时对所研制的高速DAC在结构、工艺、修正技术及测试上进行了多方面的研究探讨。 展开更多
关键词 多元逻辑高速视频dac 差动电压模拟开关 激光修正
下载PDF
一种高速全数字卫星信号模拟源平台 被引量:1
8
作者 马力科 《电讯技术》 北大核心 2013年第3期318-322,共5页
提出了一种高速全数字卫星信号模拟源的平台实现方案,该方案以在线可编程门阵列(FP-GA)和高速模数转换器(DAC)为平台设计核心,采用了DAC与FPGA高速接口设计、并行编码调制设计、数字白噪声生成设计、速率分级设计、DSP接口设计等设计手... 提出了一种高速全数字卫星信号模拟源的平台实现方案,该方案以在线可编程门阵列(FP-GA)和高速模数转换器(DAC)为平台设计核心,采用了DAC与FPGA高速接口设计、并行编码调制设计、数字白噪声生成设计、速率分级设计、DSP接口设计等设计手段,实现了高速编码和并行调制,完成了高速DAC全数字中频信号直接合成、实时宽带信道模拟、超宽带数字高斯白噪声生成等技术的研究与工程实践。 展开更多
关键词 卫星信号模拟源 高速dac 高速数字信号直接合成 数字高斯白噪声
下载PDF
基于高速D/A AD9739 2.5GSPS的宽带信号源 被引量:9
9
作者 唐大伟 吴琼之 +1 位作者 孙宁霄 金兆健 《电子设计工程》 2013年第20期45-47,共3页
基于雷达对高分辨率的需求,论述了以FPGA为控制核心,基于两片ADI公司的高速D/A AD9739 2.5GSPS芯片同步工作,完成了一种宽带信号源的软硬件设计。描述了AD9739的工作原理,给出了AD9739与VIRTEX-6 FPGA的接口设计方案以及系统原理框图,... 基于雷达对高分辨率的需求,论述了以FPGA为控制核心,基于两片ADI公司的高速D/A AD9739 2.5GSPS芯片同步工作,完成了一种宽带信号源的软硬件设计。描述了AD9739的工作原理,给出了AD9739与VIRTEX-6 FPGA的接口设计方案以及系统原理框图,并利用频谱仪测试了宽带信号源的性能指标,实测表明整体指标达到设计要求。 展开更多
关键词 宽带信号源 高速dac FPGA DDS AD9739
下载PDF
基于VLSI的高速LVDS接口设计 被引量:5
10
作者 赵耀华 陆铁军 王宗民 《微电子学与计算机》 CSCD 北大核心 2009年第11期78-81,共4页
LVDS接口电路是高速数据转换芯片重要模块之一,通常采用的LVDS接口电路设计方法存在着设计成果不能重复利用的弊端.而且目前已经提出的接口电路结构也不方便电路的可重配置.为了更好地在不同系统中重复利用已经设计好的单元,提出一种通... LVDS接口电路是高速数据转换芯片重要模块之一,通常采用的LVDS接口电路设计方法存在着设计成果不能重复利用的弊端.而且目前已经提出的接口电路结构也不方便电路的可重配置.为了更好地在不同系统中重复利用已经设计好的单元,提出一种通用的且大部分参数可调节的LVDS接口电路.接收电路和驱动电路的设计和仿真都是基于TSMC的0.25μmCOMS工艺库,且能封装成模拟IP模块以便于在各种大型电路系统(如:DAC、ADC)的设计过程的直接调用.仿真结果表明该电路能够工作在500MHz时钟频率下而且满足IEEE1596.3接口标准. 展开更多
关键词 LVDS接口 可重配置设计 高速dac设计
下载PDF
基于FPGA和高速数模转换器的脉冲成形 被引量:2
11
作者 李殿为 马永奎 《电子器件》 CAS 2009年第3期661-665,共5页
为了解决高速成形波滤器对硬件要求高和数模转换时信号同步困难的问题,使用了查表法和具有1200Msample/s的AD973X系列芯片。分析了查表法的原理、结构和用FPGA实现时的信号同步、管脚分配问题,给出了仿真波形图。详细介绍了AD973X系列... 为了解决高速成形波滤器对硬件要求高和数模转换时信号同步困难的问题,使用了查表法和具有1200Msample/s的AD973X系列芯片。分析了查表法的原理、结构和用FPGA实现时的信号同步、管脚分配问题,给出了仿真波形图。详细介绍了AD973X系列芯片的结构。仿真结果表明,查表法结构简单、性能良好,可以实现66MHz信号的脉冲成形。AD973X的时钟系统以及SPI寄存器和两个控制器有利于提高它在信号同步、克服时钟抖动等方面的性能。 展开更多
关键词 高速信号处理 脉冲成形 信号同步 查表法 高速dac AD973X
下载PDF
Design and Realization of a Monolithic GaAs 3Bit Phase Digitizing DAC
12
作者 张有涛 夏冠群 +2 位作者 李拂晓 高建峰 杨乃彬 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第5期873-876,共4页
Design,realization,and test of a monolithic GaAs 3bit phase digitizing DAC for 3bit digital radio-frequency memory are detailedly described.The 0.5μm fully ion-implanted GaAs MESFET is used to fabricate the circuit ... Design,realization,and test of a monolithic GaAs 3bit phase digitizing DAC for 3bit digital radio-frequency memory are detailedly described.The 0.5μm fully ion-implanted GaAs MESFET is used to fabricate the circuit in Nanjing Electronic Devices Institute’s (NEDI’s) 75mm standard process line.The high-speed DAC is designed with on-wafer 50Ω I/O impedance matching.Test results show that its work bandwidth is more than 1.5GHz,and phase accuracy is better than 4%.Its code conversion rate can be higher than 12Gbps. 展开更多
关键词 phase digitizing dac HIGH-SPEED GAAS DRFM
下载PDF
吉赫兹DAC测试电路的设计与实现
13
作者 邱丹 苏小波 +1 位作者 王祖锦 朱夏冰 《电子质量》 2021年第6期15-19,共5页
设计并实现了应用于2.8 G高速DAC芯片的内部测试电路,该电路输出两路线性斜坡信号作为DAC模块的输入数据,DAC模块将其合成为一路线性斜坡信号输出。通过设计实验和多种设计方案优缺点比较,该测试电路最终采用两路并行累加器架构,克服了... 设计并实现了应用于2.8 G高速DAC芯片的内部测试电路,该电路输出两路线性斜坡信号作为DAC模块的输入数据,DAC模块将其合成为一路线性斜坡信号输出。通过设计实验和多种设计方案优缺点比较,该测试电路最终采用两路并行累加器架构,克服了传统累加器结构无法用于高速电路的固有缺陷。在65 nm工艺下,基于此测试电路设计了测试芯片并进行了流片验证。测试结果表明:测试芯片整体可达到2.8 G SPS的测试速度,实现了对吉赫兹DAC全扫描测试的设计目标。 展开更多
关键词 高速dac 测试电路 并行累加器
下载PDF
基于国产自主芯片的电离层测高仪设计
14
作者 黄鹏 杨国斌 +1 位作者 黄春雷 李浩 《电子器件》 CAS 北大核心 2023年第3期636-640,共5页
设计了一款基于国产芯片的便携式电离层测高仪。系统使用软件无线电的设计思想,尽可能减少了外部电路的使用。发射部分采用FPGA+高速DAC+功放天线的结构,使用DDS的方式可以产生2~30 MHz的任意波形调制信号。接收机模拟部分摒弃了传统的... 设计了一款基于国产芯片的便携式电离层测高仪。系统使用软件无线电的设计思想,尽可能减少了外部电路的使用。发射部分采用FPGA+高速DAC+功放天线的结构,使用DDS的方式可以产生2~30 MHz的任意波形调制信号。接收机模拟部分摒弃了传统的超外差结构,信号经天线+滤波放大后,直接经高速ADC进入FPGA处理,减少了模拟电路可能带来的噪声、温漂和非线性失真等问题,同时由于绝大部分信号处理都在数字域进行,极大地提高了系统的抗干扰能力。数字部分采用了数字混频+数字下变频的设计,可对输入的高速采样信号进行解调滤波与下变频操作,最后得到低速的基带信息经USB传输控制模块传输至上位机进行进一步处理。仿真测试与实测结果表明本设计的各项性能指标均满足要求。 展开更多
关键词 国产化 直接采样 FPGA 软件无线电 DDS 数字下变频 高速ADC/dac USB传输
下载PDF
基于FPGA的正弦信号发生器设计 被引量:3
15
作者 姚益武 袁秋晨 +2 位作者 王筱萌 张琬菁 江丹 《微型机与应用》 2010年第12期87-89,共3页
介绍了一种基于FPGA的正弦信号发生器的系统设计。采用直接数字频率合成技术(DDS),借助8位高速数模转换器件DAC908输出正弦信号,进一步通过低通滤波器还原,由末级功放输出驱动50Ω负载。在改进的DDS算法结构基础上,系统的复杂度降低,更... 介绍了一种基于FPGA的正弦信号发生器的系统设计。采用直接数字频率合成技术(DDS),借助8位高速数模转换器件DAC908输出正弦信号,进一步通过低通滤波器还原,由末级功放输出驱动50Ω负载。在改进的DDS算法结构基础上,系统的复杂度降低,更趋于模块化,产生的波形频率更准确,且输出信号范围为DC到10MHz,频率分辨率达到0.1Hz。性能测试结果表明,该系统可靠、快速,输出信号的频率具有高精度、高稳定度。 展开更多
关键词 正弦信号发生器 高速dac DDS
下载PDF
一种多相宽带线性调频信号发生器的设计与应用
16
作者 梁晨 《通信电源技术》 2023年第8期31-35,共5页
随着雷达信号处理技术的发展,对于宽带线性调频(Linear Frequency Modulation)信号发生器的需求也变得十分迫切。基于Xilinx公司的直接数字频率合成(Direct Digital frequency Synthesis,DDS)IP核和高速数模转换器(Digital-to-Analog Co... 随着雷达信号处理技术的发展,对于宽带线性调频(Linear Frequency Modulation)信号发生器的需求也变得十分迫切。基于Xilinx公司的直接数字频率合成(Direct Digital frequency Synthesis,DDS)IP核和高速数模转换器(Digital-to-Analog Converter,DAC)的架构,设计了一种可实时切换参数的多相宽带线性调频信号发生器,并完成仿真和上板验证。经仿真和上板验证,该信号发生器能够根据任务要求实时切换线性调频信号的参数,生成的信号指标准确,实现方法可靠,具有一定的实用价值。 展开更多
关键词 直接数字频率合成(DDS)IP核 高速数模转换器(dac) 实时参数切换 多相宽带线性调频信号
下载PDF
复杂战场电磁环境射频级仿真研究 被引量:1
17
作者 白玉 杨斌斌 +1 位作者 杨承志 王龙 《电子技术应用》 北大核心 2017年第1期88-91,共4页
复杂的战场电磁环境对于如何有效评估现有电子装备的生存能力及训练电子战装备作战人员提出了严峻考验。介绍了一种战术与技术相融合的思想,采用战术层仿真并结合信号层仿真实现了一种高逼真度的战场电磁环境仿真系统。研究了典型作战... 复杂的战场电磁环境对于如何有效评估现有电子装备的生存能力及训练电子战装备作战人员提出了严峻考验。介绍了一种战术与技术相融合的思想,采用战术层仿真并结合信号层仿真实现了一种高逼真度的战场电磁环境仿真系统。研究了典型作战场景下目标辐射源的战术与运动行为模型,结合辐射源目标数据库,将辐射源的脉冲描述字通过PCIE高速串行总线实时更新到FPGA板,FPGA采用DDS方案,驱动高速DAC产生不少于20路经过复杂调制的基带雷达信号。该方案已成功应用到某型战场电磁环境仿真系统的设计实现中。 展开更多
关键词 战场态势 FPGA DDS 高速dac
下载PDF
基于FPGA的多通道信号源设计与实现 被引量:3
18
作者 刘宇 姚远程 秦明伟 《测控技术》 2020年第10期56-61,共6页
由于对信号源的质量、灵活性和频率等的要求越来越苛刻,为了满足此需求,设计实现了以FPGA为控制核心,高速D/A芯片AD9739作为数模转换器(DAC)的高质量信号发生器。时钟电路采取外部时钟输入和内部频综输入这两种输入方式,保证了信号源质... 由于对信号源的质量、灵活性和频率等的要求越来越苛刻,为了满足此需求,设计实现了以FPGA为控制核心,高速D/A芯片AD9739作为数模转换器(DAC)的高质量信号发生器。时钟电路采取外部时钟输入和内部频综输入这两种输入方式,保证了信号源质量、灵活性和可靠性。实现了频率范围为DC-1. 25 GHz的宽带信号源设计。利用Chipscope进行调试,连接频谱仪观察现象,测试结果表明该信号源具有精度高、灵活性强、频率响应速度快和杂散少等优点,并在实际工程中取得优异的效果。本设计在实际工程中有很高的应用价值。 展开更多
关键词 高速dac FPGA AD9739 高质量信号源
下载PDF
射频信号生成系统PCIe总线接口设计 被引量:2
19
作者 刘瑞麒 杨剑 +1 位作者 姚志成 耿志 《计算机工程与设计》 北大核心 2018年第6期1597-1602,共6页
为提高宽带射频DAC板卡中高速数据传输总线接口设计性能及灵活性,开发基于Xilinx公司Virtex-6高性能FPGA的DMA方式PCIe总线接口。按照PCIe 2.0协议标准设计总线接口端点模块,针对高速传输需求开发DMA传输方式下的总线控制程序,结合芯片... 为提高宽带射频DAC板卡中高速数据传输总线接口设计性能及灵活性,开发基于Xilinx公司Virtex-6高性能FPGA的DMA方式PCIe总线接口。按照PCIe 2.0协议标准设计总线接口端点模块,针对高速传输需求开发DMA传输方式下的总线控制程序,结合芯片特性对GTX收发器和时钟进行合理约束。实测结果表明,该PCIe总线接口数据传输速率可达3.53GB/s,能够满足宽带射频信号生成数据传输需要。 展开更多
关键词 PCIe总线 总线接口 FPGA(现场可编程集成逻辑门阵列) 高速dac DMA传输
下载PDF
一种仿核脉冲随机信号发生器的设计与实现 被引量:1
20
作者 付端瑞 马双宝 +1 位作者 聂高宁 李晋宇 《核电子学与探测技术》 北大核心 2017年第1期37-42,共6页
针对模拟核信号发生装置的研究,本文提出了一种高精度、高灵活度的信号发生器的研制思路。利用Matlab可以便携地实现核信号的数字模拟,保证核脉冲信号的时间特性、幅度特性和脉冲形状特性。由Lab VIEW设计的上位机软件可以提供较好交互... 针对模拟核信号发生装置的研究,本文提出了一种高精度、高灵活度的信号发生器的研制思路。利用Matlab可以便携地实现核信号的数字模拟,保证核脉冲信号的时间特性、幅度特性和脉冲形状特性。由Lab VIEW设计的上位机软件可以提供较好交互方式,便于灵活地调节发生器的各项参数,并进行相应的谱数据分析及显示。硬件电路主要由MCU、FPGA、SRAM、10 bit高速DAC、低通滤波及放大电路构成。初步的测试结果表明:该信号发生器满足核信号在时间间隔和幅值的随机分布特性,能量范围及计数率可调,谱数据的统计分析,高精度的信号输出,为仿核信号发生器的研制与改进提供了思路。 展开更多
关键词 核脉冲信号发生器 随机数 MATLAB LABVIEW 高速dac
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部