期刊文献+
共找到649篇文章
< 1 2 33 >
每页显示 20 50 100
基于Pipelined结构的电流型CMOS模数转换器电路设计 被引量:2
1
作者 周选昌 胡晓慧 《浙江大学学报(理学版)》 CAS CSCD 2013年第6期637-640,共4页
低功耗设计在当前超大规模集成电路中越来越重要.以电流信号为转换对象,利用电流传输理论,结合电流型CMOS电路设计技术,设计了8位基于Pipelined结构的ADC电路.结果表明,利用电流型CMOS电路可方便地实现电流信号的加减与放大运算,避免了... 低功耗设计在当前超大规模集成电路中越来越重要.以电流信号为转换对象,利用电流传输理论,结合电流型CMOS电路设计技术,设计了8位基于Pipelined结构的ADC电路.结果表明,利用电流型CMOS电路可方便地实现电流信号的加减与放大运算,避免了使用传统Pipelined电路结构中的运算放大器电路,因此电路结构简单,可显著降低电路的功耗,提高转换速度,计算机仿真结果表明,电路功能正确. 展开更多
关键词 pipelined 电流型CMOS 模数转换器(adc)
下载PDF
应用于CMOS图像传感器的Pipelined SAR模数转换器设计 被引量:1
2
作者 李臻 李冬梅 《微电子学与计算机》 CSCD 北大核心 2016年第11期64-68,共5页
设计实现一种应用于CMOS图像传感器的10bit模数转换器(ADC),采用基于逐次逼近的新型流水线结构(Pipelined SAR ADC).提出了一种优化选取其中高精度倍增数模转换器(MDAC)和单位电容值的解析方法.通过采用第一级高精度、半增益MDAC和动态... 设计实现一种应用于CMOS图像传感器的10bit模数转换器(ADC),采用基于逐次逼近的新型流水线结构(Pipelined SAR ADC).提出了一种优化选取其中高精度倍增数模转换器(MDAC)和单位电容值的解析方法.通过采用第一级高精度、半增益MDAC和动态比较器等技术提高了整体电路的线性度,并降低了系统功耗.通过对版图面积的优化设计,满足了CMOS图像传感器对芯片面积的要求.本设计基于180nm CMOS工艺,仿真结果显示电路实现了60.37dB的信噪失真比(SNDR)和76.37dB的无杂散动态范围(SFDR),有效精度(ENOB)达到了9.74bit.ADC的核心面积仅为140μmⅹ280μm,约为0.04mm2.在2.8V电压下,功耗为9.8mW. 展开更多
关键词 逐次逼近 流水线模数转换器 半增益MDAC 动态锁存比较器 低功耗 小面积
下载PDF
一种前后台结合的Pipelined ADC校准技术
3
作者 薛颜 徐文荣 +2 位作者 于宗光 李琨 李加燊 《半导体技术》 CAS 北大核心 2025年第1期46-54,共9页
针对Pipelined模数转换器(ADC)中采样电容失配和运放增益误差带来的非线性问题,提出了一种前后台结合的Pipelined ADC校准技术。前台校准技术通过对ADC量化结果的余量分析,补偿相应流水级的量化结果,后台校准技术基于伪随机(PN)注入的方... 针对Pipelined模数转换器(ADC)中采样电容失配和运放增益误差带来的非线性问题,提出了一种前后台结合的Pipelined ADC校准技术。前台校准技术通过对ADC量化结果的余量分析,补偿相应流水级的量化结果,后台校准技术基于伪随机(PN)注入的方式,利用PN的统计特性校准增益误差。本校准技术在系统级建模和RTL级电路设计的基础上,实现了现场可编程门阵列(FPGA)验证并成功流片。测试结果显示,在1 GS/s采样速率下,校准精度为14 bit的Pipelined ADC的有效位数从9.30 bit提高到9.99 bit,信噪比提高约4 dB,无杂散动态范围提高9.5 dB,积分非线性(INL)降低约10 LSB。 展开更多
关键词 pipelined模数转换器(adc) 电容失配 增益误差 前台校准 后台校准
原文传递
ADC模数转换器有效位计算 被引量:21
4
作者 张志强 阮黎婷 +1 位作者 倪涛 赵前晟 《电子科技》 2010年第3期84-85,110,共3页
将模拟信号转换为数字信号后再进行处理,是当前信号处理普遍使用的方法,模数转换器(ADC)就是将模拟信号转换为数字信号的器件,所以计算其有效转换位数对系统性能评估就显得尤为重要。文中结合项目工程实践,讨论了ADC有效转换位数的两种... 将模拟信号转换为数字信号后再进行处理,是当前信号处理普遍使用的方法,模数转换器(ADC)就是将模拟信号转换为数字信号的器件,所以计算其有效转换位数对系统性能评估就显得尤为重要。文中结合项目工程实践,讨论了ADC有效转换位数的两种测试方法:噪声测试法和信噪比测试法,并对两种方法进行了仿真与分析。 展开更多
关键词 adc模数转换器 噪声测试法 信噪比测试法
下载PDF
ADC0809模数转换器的测试与研究 被引量:12
5
作者 陈晓风 《福建师范大学学报(自然科学版)》 CAS CSCD 2001年第4期37-38,47,共3页
使用多组不同频率和不同脉宽的工作时钟 ,定量测定分析 ADC0 80 9模数转换器的转换速度和转换结果 .测试结果表明 :该模数转换器的最高工作时钟频率可达 3MHz;工作时钟的脉冲宽度只要不小于 1 6 6ns就是有效的 .本测定结果为提高 ADC0 80
关键词 模数转换器 时钟频率 脉冲宽度 转换速度 adc0809 工作原理 大规模集成电路
下载PDF
高性能模数转换器技术研究进展
6
作者 王振宇 谢欢林 +5 位作者 田家炜 简明朝 陈豪 杨嘉俊 李明杰 郭春炳 《广东工业大学学报》 CAS 2024年第6期1-19,共19页
模拟/数字数据转换器(Analog-to-Digital Converter, ADC)是连接模拟世界与数字世界的桥梁,随着设计技术和制造工艺的发展,其各项性能指标有了长足的进步。本文首先介绍ADC的分类和性能特点,随后从高速ADC和高精度ADC两个设计方向,阐述... 模拟/数字数据转换器(Analog-to-Digital Converter, ADC)是连接模拟世界与数字世界的桥梁,随着设计技术和制造工艺的发展,其各项性能指标有了长足的进步。本文首先介绍ADC的分类和性能特点,随后从高速ADC和高精度ADC两个设计方向,阐述不同结构ADC的基本原理和技术发展。在高速ADC方向,本文聚焦于SAR ADC和Pipelined SAR ADC的性能优化技术,如CDAC控制方法和比较器设计、非二进制冗余、环路展开以及级间冗余等。在高精度ADC方向,本文分析了Delta-Sigma ADC的多种类型和优缺点,并介绍了Zoom ADC、NS-SAR ADC的技术特点。本文还总结了一些新型的混合架构ADC,介绍它们的组成和研究进展。 展开更多
关键词 模数转换器(Analog-to-Digital Converter adc) 高速adc 流水线 高精度adc 混合架构adc
下载PDF
一种14bit异步时序两级Pipelined-SAR模数转换器技术
7
作者 陈凯让 王冰 +1 位作者 王友华 杨毓军 《微电子学》 CAS 北大核心 2023年第3期444-450,共7页
设计了一种基于异步时序的两级Pipelined-SAR模数转换器。为实现时序灵活配置,采用一种基于边沿检测的自同步环路来产生频率和相位均可变的内部时钟;为降低整个ADC静态功耗,可调节延迟单元用于合理分配子ADC和增益级的工作时间;三级电... 设计了一种基于异步时序的两级Pipelined-SAR模数转换器。为实现时序灵活配置,采用一种基于边沿检测的自同步环路来产生频率和相位均可变的内部时钟;为降低整个ADC静态功耗,可调节延迟单元用于合理分配子ADC和增益级的工作时间;三级电荷泵用于设计增益级,从而降低设计难度并进一步降低功耗。最终,该14 bit异步时序ADC在0.18μm CMOS工艺下设计并仿真。后仿真结果表明,在采样速率为10 kS/s时,该ADC的SNDR为83.5 dB,功耗为2.39μW,FoM_(s)值为176.7 dB。 展开更多
关键词 异步时序 流水线SAR-adc 电荷泵 边沿检测
原文传递
一种11bit流水线高速模数转换器
8
作者 黄政 蔡孟冶 姜岩峰 《半导体技术》 CAS 北大核心 2024年第6期561-568,共8页
为解决流水线模数转换器(ADC)在连续工作时功耗高、电容器匹配度有限以及运算放大器大摆幅输出信号下线性度下降的问题,基于0.5μm BCD工艺,设计了一款11 bit流水线高速ADC。提出了无采样保持放大器、幅度减半和多位量化相结合的设计方... 为解决流水线模数转换器(ADC)在连续工作时功耗高、电容器匹配度有限以及运算放大器大摆幅输出信号下线性度下降的问题,基于0.5μm BCD工艺,设计了一款11 bit流水线高速ADC。提出了无采样保持放大器、幅度减半和多位量化相结合的设计方法,使ADC在大摆幅信号下有足够的线性度来处理信号,同时使电容数模转换器(DAC)的匹配精度满足ADC分辨率的要求,极大地降低了对电容阵列几何参数的匹配精度要求,具有较低的功耗。采用Cadence Virtuoso设计版图,测试结果表明,芯片的微分非线性(DNL)在-0.5~+0.5 LSB范围内,有效位数(ENOB)为10.61 bit,功耗为97 mW,获得了较好的性能。 展开更多
关键词 流水线模数转换器(adc) 幅度减半 无采样保持 线性度 多位量化 电容失配 有效位数(ENOB)
原文传递
用于高精度模数转换器的CMOS可变增益放大器
9
作者 李振国 苏萌 +5 位作者 田迪 肖春 侯佳力 胡毅 沈红伟 王亚彬 《半导体技术》 CAS 北大核心 2024年第10期899-905,共7页
针对工业领域数据采集系统对大摆幅模拟信号精确采样的需求,提出了一种方便与高精度模数转换器(ADC)集成的CMOS可变增益放大器(VGA)。该VGA基于反相放大器结构,在5 V单电源供电的条件下支持最大±10 V信号输入。对传递函数的设计和... 针对工业领域数据采集系统对大摆幅模拟信号精确采样的需求,提出了一种方便与高精度模数转换器(ADC)集成的CMOS可变增益放大器(VGA)。该VGA基于反相放大器结构,在5 V单电源供电的条件下支持最大±10 V信号输入。对传递函数的设计和电路结构的优化可保证VGA高线性度的同时不降低信噪比(SNR)。电路采用TSMC 0.18μm CMOS工艺进行设计并流片,面积为0.23 mm^(2),5 V供电时功耗为1.5 mW。在输入信号1 kHz、采样率200 kS/s条件下,将VGA与16 bit逐次逼近寄存器(SAR)ADC进行联合测试,测试结果表明信噪比达到89.80 dB,总谐波失真(THD)为-102.31 dB。该VGA具有输入范围大、精度高、面积小的特点,为工业信号采集应用提供了高集成度的解决方案。 展开更多
关键词 可变增益放大器(VGA) CMOS工艺 宽摆幅 模数转换器(adc) 低噪声 低失真
原文传递
基于增益增强型全差分环形放大器的16位流水线逐次逼近型模数转换器
10
作者 郑基炜 郭春炳 《广东工业大学学报》 CAS 2024年第6期20-25,共6页
在高精度流水线逐次逼近型模数转换器(pipelined-SAR ADC)中,需要使用高开环增益的运算放大器来提高闭环级间残差放大器的增益精度。本文提出的环形放大器使用增益增强型输出级提高开环增益和稳定性,可以实现超过90 dB的开环增益,在不... 在高精度流水线逐次逼近型模数转换器(pipelined-SAR ADC)中,需要使用高开环增益的运算放大器来提高闭环级间残差放大器的增益精度。本文提出的环形放大器使用增益增强型输出级提高开环增益和稳定性,可以实现超过90 dB的开环增益,在不采用任何校准技术的情况下可以显著减小级间残差增益误差,满足16位ADC的精度要求。该ADC基于65 nm CMOS工艺设计,芯片面积为0.256 mm^(2)。在25 MS/s的采样速率以及接近奈奎斯特频率输入信号的条件下,所设计的ADC仿真测得的信噪失真比(Signal-to-noise Distortion Ratio, SNDR)和无杂散动态范围(Spurious Free Dynamic Range, SFDR)分别为77.8 dB和96.8 dB,功耗为2.8 mW,品质因数FoMw和FoMs分别为18.0 fJ/con.-step和174.3 d B。 展开更多
关键词 流水线逐次逼近型模数转换器 环形放大器 残差放大器
下载PDF
模数转换器ADC 0809的测试及应用
11
作者 程绍英 《集成电路应用》 1998年第2期14-16,35,共4页
集成芯片ADC0809功能是把模拟量转换成数字量,它是计算机接口电路及数字电路的重要组成部分。
关键词 数字量 模拟量 模数转换器 adc0809 测试
下载PDF
超低功耗逐次逼近寄存器型模数转换器的设计 被引量:7
12
作者 居水荣 魏天尧 朱樟明 《半导体技术》 CAS CSCD 北大核心 2015年第3期174-181,共8页
采用逐次逼近方式设计了一个12 bit的超低功耗模数转换器(ADC)。为减小整个ADC的芯片面积、功耗和误差,提高有效位数(ENOB),在整个ADC的设计过程中采用了一种改进的分段电容数模转换器(DAC)阵列结构。重点考虑了同步时序产生电路结构,... 采用逐次逼近方式设计了一个12 bit的超低功耗模数转换器(ADC)。为减小整个ADC的芯片面积、功耗和误差,提高有效位数(ENOB),在整个ADC的设计过程中采用了一种改进的分段电容数模转换器(DAC)阵列结构。重点考虑了同步时序产生电路结构,对以上两个模块的版图设计进行了精细的布局。采用0.18μm CMOS工艺,该ADC的信噪比(SNR)为72 d B,有效位数(ENOB)为11.7 bit,该ADC的芯片面积只有0.36 mm2,典型的功耗仅为40μW,微分非线性误差小到0.6 LSB、积分非线性误差只有0.63 LSB。整个ADC性能达到设计要求。 展开更多
关键词 模数转换器(adc) 设计技术 芯片面积 低功耗 有效位数(ENOB)
原文传递
高速模数转换器应用技术(1) 被引量:10
13
作者 徐德炳 高光天 《电子技术应用》 北大核心 1997年第7期58-60,共3页
介绍了高速模数转换器的采样原理、动态特性及技术指标、基本电路结构。
关键词 高速adc 过采样 欠采样 模数转换器
下载PDF
一种用于流水线模数转换器的电容失配校准方法 被引量:3
14
作者 李福乐 李冬梅 +1 位作者 张春 王志华 《电子学报》 EI CAS CSCD 北大核心 2002年第11期1704-1706,共3页
对于流水线模数转换器来说 ,电容失配是一种主要的非线性误差源 .为了减小电容失配误差 ,本文提出了一种电容失配校准的方法 .该方法通过一种电荷相加、电容交换和电荷反转移的电路技术 ,可将电容失配误差减小至其 2次项 .动态模型仿真... 对于流水线模数转换器来说 ,电容失配是一种主要的非线性误差源 .为了减小电容失配误差 ,本文提出了一种电容失配校准的方法 .该方法通过一种电荷相加、电容交换和电荷反转移的电路技术 ,可将电容失配误差减小至其 2次项 .动态模型仿真演示了一个由 4 bit电容匹配精度实现 12 bit积分非线性 (INL)的例子 ,验证了电容失配校准的有效性 .与传统电路相比 ,该方法只需在模拟电路中增加几个开关 ,因此电路实现仍然简单 .另一方面 ,由于一个转换周期需要 2个以上的时钟相 ,会影响模数转换的速度 .因此 ,该方法适用于中等高速。 展开更多
关键词 流水线模数转换器 电容失配校准方法 电容交换 电路技术 adc模拟仿真
下载PDF
高速模数转换器应用技术(2) 被引量:6
15
作者 徐德炳 高光天 《电子技术应用》 北大核心 1997年第8期58-60,共3页
高速模数转换器应用技术(2)北京航空航天大学测控技术研究所(100083)徐德炳中国科学院长春物理研究所(130021)高光天图6ADC及其处理器的噪声和失真源3.3ADC的动态技术指标表征高速ADC动态特性的主要技... 高速模数转换器应用技术(2)北京航空航天大学测控技术研究所(100083)徐德炳中国科学院长春物理研究所(130021)高光天图6ADC及其处理器的噪声和失真源3.3ADC的动态技术指标表征高速ADC动态特性的主要技术指标可归纳如下:(1)积分线性误... 展开更多
关键词 模数转换器 adc 动态技术指标
下载PDF
一种逐次逼近寄存器型模数转换器 被引量:4
16
作者 石蓝 居水荣 +1 位作者 丁瑞雪 朱樟明 《半导体技术》 CAS 北大核心 2020年第12期916-923,共8页
设计了一种逐次逼近寄存器型模数转换器(SAR ADC)。提出了一种新型全动态钟控比较器结构,消除了比较器的亚稳态误差,解决了ADC输出不稳定的问题,实现了失调和噪声之间良好的折中,提升了ADC的动态性能;设计了一种全新的自举开关,在确保... 设计了一种逐次逼近寄存器型模数转换器(SAR ADC)。提出了一种新型全动态钟控比较器结构,消除了比较器的亚稳态误差,解决了ADC输出不稳定的问题,实现了失调和噪声之间良好的折中,提升了ADC的动态性能;设计了一种全新的自举开关,在确保采样保持电路性能的同时提高了其可靠性;提出了一种新颖的正反馈结构的动态逻辑单元,并应用在逐次逼近逻辑电路中,在降低功耗的同时消除了误码问题;改进了共模电平产生电路结构,提高了共模电平的产生速度和稳定性。电路采用0.18μm DB S-BCD工艺设计实现,芯片面积约为360μm×560μm,10 bit分辨率模式下的功耗和信噪失真比(SNRD)分别为21.1μW和58.64 dB。 展开更多
关键词 模数转换器(adc) 逐次逼近寄存器(SAR) 比较器 自举开关 动态逻辑单元 共模电平
原文传递
新型流水线型模数转换器的接口技术 被引量:1
17
作者 李素芬 李刚 孙景发 《国外电子测量技术》 2003年第3期31-35,共5页
新型的流水线结构模数转换技术是实现高速、高精度、低功耗的数据转换新技术,本文介绍了流水线型ADC的结构、原理及其在高速数据采集系统中与DSP的接口及应用,使读者对流水线型ADC及其接口技术有了初步的认识。
关键词 模数转换器 流水线 adc DSP 接口
下载PDF
∑-△模数转换器基本原理及应用(1) 被引量:3
18
作者 张亮 孟庆昌 +1 位作者 华正权 高光天 《电子技术应用》 北大核心 1997年第2期57-59,共3页
本文从过采样、噪声整形、数字滤波和采样抽取等概念入手,介绍了∑-△模数转换器的工作原理和特性,并给出了∑-△模数转换器与微机接口的应用实例。
关键词 Σ-Δadc 过采样 噪声整形 数字滤波 模数转换器
下载PDF
采用改进电流调制功耗缩放的精度和速度可编程流水线模数转换器 被引量:1
19
作者 魏琦 殷秀梅 +1 位作者 杨斌 杨华中 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第5期1010-1015,共6页
介绍了一个精度和速度可编程、但不需要改变运算放大器偏置电流的流水线模数转换器,实现了8~11bit和400k^40MSa/s的程控范围.提出了一种新颖的预充型开关运放,在降低功耗的同时,可以使运算放大器快速开启.通过采用改进的电流调制功耗缩... 介绍了一个精度和速度可编程、但不需要改变运算放大器偏置电流的流水线模数转换器,实现了8~11bit和400k^40MSa/s的程控范围.提出了一种新颖的预充型开关运放,在降低功耗的同时,可以使运算放大器快速开启.通过采用改进的电流调制功耗缩放技术、新颖的开关运放技术、采样保持电路消去技术和动态比较器,大大降低了电路的功耗.电路设计采用1.8V 1P6M0.18μm CMOS工艺,仿真结果表明:在11bit,40MSa/s性能条件下,输入信号为19.02MHz时,无杂散动态范围(SFDR)为81dB,信噪失真比(SNDR)为67dB,功耗为29mW. 展开更多
关键词 流水线 模数转换器 开关运算放大器
下载PDF
流水线模数转换器的接口电路 被引量:1
20
作者 常春波 廖述建 李晓芳 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z1期907-908,910,共3页
本文介绍了基于流水线结构的模数转换器的基本结构及原理,并在此基础上给出了流水线型AD转换器的接口电路,能很好的匹配AD转换器的性能,消除转换时产生的误差和干扰。
关键词 流水线 模数转换器 接口电路
下载PDF
上一页 1 2 33 下一页 到第
使用帮助 返回顶部