期刊文献+
共找到63篇文章
< 1 2 4 >
每页显示 20 50 100
Design of Novel and Low Cost Triple-node Upset Self-recoverable Latch
1
作者 BAI Na MING Tianbo +3 位作者 XU Yaohua WANG Yi LI Yunfei LI Li 《原子能科学技术》 EI CAS CSCD 北大核心 2023年第12期2326-2336,共11页
With the development of semiconductor technology,the size of transistors continues to shrink.In complex radiation environments in aerospace and other fields,small-sized circuits are more prone to soft error(SE).Curren... With the development of semiconductor technology,the size of transistors continues to shrink.In complex radiation environments in aerospace and other fields,small-sized circuits are more prone to soft error(SE).Currently,single-node upset(SNU),double-node upset(DNU)and triple-node upset(TNU)caused by SE are relatively common.TNU’s solution is not yet fully mature.A novel and low-cost TNU self-recoverable latch(named NLCTNURL)was designed which is resistant to harsh radiation effects.When analyzing circuit resiliency,a double-exponential current source is used to simulate the flipping behavior of a node’s stored value when an error occurs.Simulation results show that the latch has full TNU self-recovery.A comparative analysis was conducted on seven latches related to TNU.Besides,a comprehensive index combining delay,power,area and self-recovery—DPAN index was proposed,and all eight types of latches from the perspectives of delay,power,area,and DPAN index were analyzed and compared.The simulation results show that compared with the latches LCTNURL and TNURL which can also achieve TNU self-recoverable,NLCTNURL is reduced by 68.23%and 57.46%respectively from the perspective of delay.From the perspective of power,NLCTNURL is reduced by 72.84%and 74.19%,respectively.From the area perspective,NLCTNURL is reduced by about 28.57%and 53.13%,respectively.From the DPAN index perspective,NLCTNURL is reduced by about 93.12%and 97.31%.The simulation results show that the delay and power stability of the circuit are very high no matter in different temperatures or operating voltages. 展开更多
关键词 circuit reliability latch design self-recoverability soft error radiation hardening triple-node upset
下载PDF
基于RHBD技术CMOS锁存器加固电路的研究 被引量:8
2
作者 胡明浩 李磊 饶全林 《微电子学与计算机》 CSCD 北大核心 2010年第7期206-209,共4页
对基于RHBD技术CMOSD锁存器抗辐射加固电路设计技术进行了研究,并对其抗单粒子效应进行了模拟仿真.首先介绍了基于RHBD技术的双互锁存储单元(DICE)技术,然后给出了基于DICE结构的D锁存器的电路设计及其提取版图寄生参数后的功能仿真,并... 对基于RHBD技术CMOSD锁存器抗辐射加固电路设计技术进行了研究,并对其抗单粒子效应进行了模拟仿真.首先介绍了基于RHBD技术的双互锁存储单元(DICE)技术,然后给出了基于DICE结构的D锁存器的电路设计及其提取版图寄生参数后的功能仿真,并对其抗单粒子效应给出了模拟仿真,得出了此设计下的阈值LET,仿真结果表明:基于DICE结构的D锁存器具有抗单粒子效应的能力. 展开更多
关键词 CMOS 抗辐射加固 rhbd技术 DICE D-Latch 阈值LET
下载PDF
基于RHBD技术的深亚微米抗辐射SRAM电路的研究 被引量:7
3
作者 王一奇 赵发展 +3 位作者 刘梦新 吕荫学 赵博华 韩郑生 《半导体技术》 CAS CSCD 北大核心 2012年第1期18-23,共6页
研究了目前业内基于抗辐射加固设计(RHBD)技术的静态随机存储器(SRAM)抗辐射加固设计技术,着重探讨了电路级和系统级两种抗辐射加固方式。电路级抗辐射加固方式主要有在存储节点加电容电阻、引入耦合电容、多管存储单元三种抗辐射加固技... 研究了目前业内基于抗辐射加固设计(RHBD)技术的静态随机存储器(SRAM)抗辐射加固设计技术,着重探讨了电路级和系统级两种抗辐射加固方式。电路级抗辐射加固方式主要有在存储节点加电容电阻、引入耦合电容、多管存储单元三种抗辐射加固技术;系统级抗辐射加固方式分别是三态冗余(TMR)、一位纠错二位检错(SEC-DED)和二位纠错(DEC)三种纠错方式,并针对各自的优缺点进行分析。通过对相关产品参数的比较,得到采用这些抗辐射加固设计可以使静态随机存储器的软错误率达到1×10-12翻转数/位.天以上,且采用纠检错(EDAC)技术相比其他技术能更有效提高静态随机存储器的抗单粒子辐照性能。 展开更多
关键词 静态随机存储器 单粒子 抗辐射加固设计 抗辐射加固 纠检错
原文传递
新型RHBD抗多节点翻转锁存器设计 被引量:2
4
作者 郭靖 李强 +1 位作者 宿晓慧 孙宇 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2021年第6期963-973,共11页
在纳米数字锁存器中,多节点翻转(multiple-node upset,MNU)正持续增加.虽然现有基于互连单元的抗辐射加固设计(radiation hardening by design,RHBD)的锁存器可以恢复所有MNU,但是需要更多的敏感节点和晶体管.为了在获得高可靠性的同时... 在纳米数字锁存器中,多节点翻转(multiple-node upset,MNU)正持续增加.虽然现有基于互连单元的抗辐射加固设计(radiation hardening by design,RHBD)的锁存器可以恢复所有MNU,但是需要更多的敏感节点和晶体管.为了在获得高可靠性的同时降低硬件开销,提出利用辐射翻转机制进行加固的方法.首先,通过使用屏蔽晶体管减少敏感节点,进而降低使用的晶体管数;然后,将2个单元内的上拉晶体管进行交叉互连,从而构造出一个可抗MNU翻转的RHBD锁存器.在65 nm工艺下,与现有基于互连技术的RHBD锁存器相比,提出的RHBD锁存器可平均减少12.82%的面积,319.22%的延迟和10.66%的功耗. 展开更多
关键词 纳米集成电路 抗辐射加固设计 锁存器 多节点翻转
下载PDF
A novel radiation hardened by design latch 被引量:3
5
作者 黄正峰 梁华国 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第3期118-121,共4页
Due to aggressive technology scaling, radiation-induced soft errors have become a serious reliability concern in VLSI chip design. This paper presents a novel radiation hardened by design latch with high single-eventu... Due to aggressive technology scaling, radiation-induced soft errors have become a serious reliability concern in VLSI chip design. This paper presents a novel radiation hardened by design latch with high single-eventupset (SEU) immunity. The proposed latch can effectively mitigate SEU by internal dual interlocked scheme. The propagation delay, power dissipation and power delay product of the presented latch are evaluated by detailed SPICE simulations. Compared with previous SEU-hardening solutions such as TMR-Latch, the presented latch is more area efficient, delay and power efficient. Fault injection simulations also demonstrate the robustness of the presented latch even under high energy particle strikes. 展开更多
关键词 soft error single event upset radiation hardened by design latch
原文传递
星载遥感高光谱成像仪电子学抗辐照设计
6
作者 刘永征 陈小来 +3 位作者 张昕 孔亮 刘学斌 石兴春 《航天器工程》 CSCD 北大核心 2023年第1期82-89,共8页
高光谱成像载荷在高空间分辨率、光谱分辨率及大幅宽等方面指标需求不断提升,使得星载遥感的抗辐照设计问题愈发明显,文章提出了针对任务需求从器件级、电路级以及载荷分系统级分层设计兼顾成本的设计方法,以增强高光谱成像仪抗辐照能... 高光谱成像载荷在高空间分辨率、光谱分辨率及大幅宽等方面指标需求不断提升,使得星载遥感的抗辐照设计问题愈发明显,文章提出了针对任务需求从器件级、电路级以及载荷分系统级分层设计兼顾成本的设计方法,以增强高光谱成像仪抗辐照能力。该方法依据分系统各层级、各功能模块抗辐照能力水平高低,从器件选用把控、电路应用加固到整个载荷的整体屏蔽优化的具体实际应用,对应用情况进行分析计算及优化迭代、等效测试试验验证,实现了抗辐照能力和研发成本合理平衡。通过在多个遥感系列卫星高分辨率高光谱成像仪上的成功应用,结果表明:该高光谱成像仪的抗辐照设计方法具有科学性和稳健性,有效提升了卫星载荷的可靠性和研制效率。 展开更多
关键词 抗辐照设计 抗辐照加固 分层级设计 高光谱成像仪 高速成像电路
下载PDF
面向设计加固的航天集成电路辐射效应评估方法研究与实践 被引量:2
7
作者 郑宏超 王亮 +2 位作者 李哲 郭刚 赵元富 《核技术》 CAS CSCD 北大核心 2023年第8期74-81,共8页
航天集成电路是空间电子系统的核心部件,抗辐射加固技术是保障航天集成电路在空间环境可靠工作的核心技术。随着电路特征尺寸缩小至纳米尺度,单粒子效应逐渐成为制约航天集成电路抗辐射能力的最主要因素。北京微电子技术研究所团队以设... 航天集成电路是空间电子系统的核心部件,抗辐射加固技术是保障航天集成电路在空间环境可靠工作的核心技术。随着电路特征尺寸缩小至纳米尺度,单粒子效应逐渐成为制约航天集成电路抗辐射能力的最主要因素。北京微电子技术研究所团队以设计加固方式作为航天集成电路抗辐射研制技术路线,基于在重离子加速器上获取的大量单粒子试验数据,提出新工艺新器件的单粒子效应试验评估新方法,开展测试分析技术和辐射效应规律研究,为加固技术研究提供准确基础信息,检验设计加固技术有效性,揭示单粒子辐射损伤机制,为优化加固提供指导,最终形成高可靠、长寿命航天集成电路产品提供了关键支撑。 展开更多
关键词 航天集成电路 单粒子效应 抗辐射设计加固 辐射试验
原文传递
低面积与低延迟开销的三节点翻转容忍锁存器设计
8
作者 闫爱斌 申震 +1 位作者 崔杰 黄正峰 《电子与信息学报》 EI CSCD 北大核心 2023年第9期3272-3283,共12页
随着纳米级CMOS集成电路的不断发展,锁存器极易受恶劣的辐射环境影响,由此引发的多节点翻转问题越来越严重。该文提出一种基于双联互锁存储单元(DICE)和2级C单元的3节点翻转(TNU)容忍锁存器,该锁存器包括5个传输门、2个DICE和3个C单元... 随着纳米级CMOS集成电路的不断发展,锁存器极易受恶劣的辐射环境影响,由此引发的多节点翻转问题越来越严重。该文提出一种基于双联互锁存储单元(DICE)和2级C单元的3节点翻转(TNU)容忍锁存器,该锁存器包括5个传输门、2个DICE和3个C单元。该锁存器具有较小的晶体管数量,大大减小了电路的硬件开销,实现低成本。每个DICE单元可用来容忍并恢复单节点翻转,而C单元具有错误拦截特性,可屏蔽由DICE单元传来的错误值。当任意3个节点翻转后,借助DICE单元和C单元,该锁存器可容忍该错误。基于集成电路仿真程序(HSPICE)的仿真结果表明,与先进的TNU加固锁存器设计相比,该锁存器的延迟平均降低了64.65%,延迟功耗面积积平均降低了65.07%。 展开更多
关键词 锁存器 3节点翻转 抗辐射加固技术 C单元 双联互锁存储单元
下载PDF
Design of a total-dose radiation hardened monolithic CMOS DC-DC boost converter
9
作者 刘智 宁红英 +1 位作者 于洪波 刘佑宝 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第7期97-102,共6页
This paper presents the design and implementation of a monolithic CMOS DC-DC boost converter that is hardened for total dose radiation.In order to improve its radiation tolerant abilities,circuit-level and device-leve... This paper presents the design and implementation of a monolithic CMOS DC-DC boost converter that is hardened for total dose radiation.In order to improve its radiation tolerant abilities,circuit-level and device-level RHBD(radiation-hardening by design) techniques were employed.Adaptive slope compensation was used to improve the inherent instability.The H-gate MOS transistors,annular gate MOS transistors and guard rings were applied to reduce the impact of total ionizing dose.A boost converter was fabricated by a standard commercial 0.35μm CMOS process.The hardened design converter can work properly in a wide range of total dose radiation environments,with increasing total dose radiation.The efficiency is not as strongly affected by the total dose radiation and so does the leakage performance. 展开更多
关键词 DC-DC power converter boost converter radiation-hardening by design radiation hardened total dose
原文传递
一款抗单粒子瞬态加固的偏置电路 被引量:4
10
作者 韩本光 曹琛 +1 位作者 吴龙胜 刘佑宝 《北京理工大学学报》 EI CAS CSCD 北大核心 2013年第2期190-194,共5页
通过增加一个NMOP、PMOS和一个电阻组成的单粒子瞬态抑制电路,设计了一种新的抗单粒子瞬态加固的偏置电路,该偏置电路具有较高抗单粒子瞬态能力.为了证实其抗单粒子能力,基于SIMC 130nm CMOS工艺设计了传统的及提出的抗单粒子瞬态两种... 通过增加一个NMOP、PMOS和一个电阻组成的单粒子瞬态抑制电路,设计了一种新的抗单粒子瞬态加固的偏置电路,该偏置电路具有较高抗单粒子瞬态能力.为了证实其抗单粒子能力,基于SIMC 130nm CMOS工艺设计了传统的及提出的抗单粒子瞬态两种结构的偏置电路.仿真结果表明,对于提出的加固偏置电路,由单粒子引起的瞬态电压和电流的变化幅值分别减小了约80.6%和81.2%;同时增加的单粒子瞬态抑制电路在正常工作状态下不消耗额外功耗,且所占用的芯片面积小,也没有引入额外的单粒子敏感结点. 展开更多
关键词 抗辐射设计加固 单粒子瞬态 辐射效应 偏置电路 线性能量传输(LET)
下载PDF
一款0.18μm CMOS辐射加固差分压控振荡器 被引量:3
11
作者 赵振宇 郭斌 +1 位作者 张民选 刘衡竹 《国防科技大学学报》 EI CAS CSCD 北大核心 2009年第6期12-17,共6页
基于对称负载压控振荡器(VCO)的单粒子瞬变(SET)失效机理,应用设计加固(RHBD)技术分别改进了偏置电路和环形振荡器,设计和实现了一款0.18μm CMOS辐射加固差分VCO。模拟结果表明:加固VCO的SET敏感性大幅降低,同时还降低了抖动对于电源... 基于对称负载压控振荡器(VCO)的单粒子瞬变(SET)失效机理,应用设计加固(RHBD)技术分别改进了偏置电路和环形振荡器,设计和实现了一款0.18μm CMOS辐射加固差分VCO。模拟结果表明:加固VCO的SET敏感性大幅降低,同时还降低了抖动对于电源噪声的敏感性。虽然电路结构变化会导致频率下降,但可以通过调整电路尺寸而解决。此外,加固VCO面积开销有所降低,优于其他加固方法。 展开更多
关键词 单粒子效应 单粒子瞬变 压控振荡器 rhbd
下载PDF
抗辐射128kb PDSOI静态随机存储器 被引量:6
12
作者 赵凯 刘忠立 +3 位作者 于芳 高见头 肖志强 洪根深 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第7期1139-1143,共5页
介绍在部分耗尽绝缘体上硅(PDSOI)衬底上形成的抗辐射128kb静态随机存储器.在设计过程中,利用SOI器件所具有的特性,对电路进行精心的设计和层次化版图绘制,通过对关键路径和版图后全芯片的仿真,使得芯片一次流片成功.基于部分耗尽SOI材... 介绍在部分耗尽绝缘体上硅(PDSOI)衬底上形成的抗辐射128kb静态随机存储器.在设计过程中,利用SOI器件所具有的特性,对电路进行精心的设计和层次化版图绘制,通过对关键路径和版图后全芯片的仿真,使得芯片一次流片成功.基于部分耗尽SOI材料本身所具有的抗辐射特性,通过采用存储单元完全体接触技术和H型栅晶体管技术,不仅降低了芯片的功耗,而且提高了芯片的总体抗辐射水平.经过测试,芯片的动态工作电流典型值为20mA@10MHz,抗总剂量率水平达到500krad(Si),瞬态剂量率水平超过2.45×1011rad(Si)/s.这些设计实践必将进一步推动PDSOICMOS工艺的研发,并为更大规模抗辐射电路的加固设计提供更多经验. 展开更多
关键词 部分耗尽绝缘体上硅 静态随机存储器 加固设计
下载PDF
单粒子翻转加固锁存器分析与辐照试验验证 被引量:3
13
作者 李天文 杨海钢 +2 位作者 蔡刚 李悦 卢凌云 《微电子学》 CAS CSCD 北大核心 2016年第2期261-266,共6页
对目前基于软错误屏蔽、施密特触发及双互锁单元结构的几种单粒子翻转加固锁存器进行分析,并从面积、延时、功耗和抗单粒子翻转能力等方面进行综合比较。着重剖析了DICE结构的多节点翻转特性,研究了敏感节点隔离对抗单粒子翻转能力的影... 对目前基于软错误屏蔽、施密特触发及双互锁单元结构的几种单粒子翻转加固锁存器进行分析,并从面积、延时、功耗和抗单粒子翻转能力等方面进行综合比较。着重剖析了DICE结构的多节点翻转特性,研究了敏感节点隔离对抗单粒子翻转能力的影响,设计了测试芯片,并进行了辐照试验验证。辐照试验结果表明,相比于其他加固锁存器结构,DICE结构的单粒子翻转阈值最高,翻转截面最低,功耗延时积最小。当敏感节点隔离间距由0.21μm增大到2μm时,DICE结构的单粒子翻转阈值增大157%,翻转截面减小40%,面积增大1倍。在DICE结构中使用敏感节点隔离可有效提高抗单粒子翻转能力,但在具体的设计加固中,需要在抗辐照能力、面积、延时和功耗之间进行折中考虑。 展开更多
关键词 辐照效应 单粒子翻转 锁存器 辐照设计加固 双互锁结构
原文传递
星用SRAM型FPGA加固设计方法研究 被引量:8
14
作者 邢克飞 杨俊 +1 位作者 周永彬 季金明 《电子器件》 CAS 2007年第1期202-205,209,共5页
结合实际工程实践,给出了解决常见的FPGA辐射失效问题的一些方法;分析了辐射效应对FPGA综合过程中经常出现的Half-latch的影响,并给出了几种设计时需要考虑的解决方法;最后提出了一种基于低等级FPGA器件的“由顶到底”的星载信号处理平... 结合实际工程实践,给出了解决常见的FPGA辐射失效问题的一些方法;分析了辐射效应对FPGA综合过程中经常出现的Half-latch的影响,并给出了几种设计时需要考虑的解决方法;最后提出了一种基于低等级FPGA器件的“由顶到底”的星载信号处理平台结构,分析了这种结构在对付辐射效应时的优势。给出的有关大规模可配置电子器件的设计方法可以为航天电子设备的设计提供参考。 展开更多
关键词 辐射效应 可靠性 加固设计 SRAM型FPGA
下载PDF
SiGe HBT逻辑电路抗辐射设计加固技术 被引量:2
15
作者 赖凡 胡刚毅 《微电子学》 CAS CSCD 北大核心 2013年第1期94-98,共5页
微电子抗辐射设计加固(Radiation Hardening By Design,RHBD)是指在电路设计中采用特殊版图或电路结构达到抗辐射电路的性能要求,且该电路应能使用标准商用生产线的工艺技术进行制造。论述了几种采用SiGe异质结双极晶体管(HBT)的逻辑电... 微电子抗辐射设计加固(Radiation Hardening By Design,RHBD)是指在电路设计中采用特殊版图或电路结构达到抗辐射电路的性能要求,且该电路应能使用标准商用生产线的工艺技术进行制造。论述了几种采用SiGe异质结双极晶体管(HBT)的逻辑电路设计加固技术。 展开更多
关键词 抗辐射设计加固 逻辑电路 SIGE HBT
原文传递
一种数字信号处理器的单粒子翻转加固设计 被引量:5
16
作者 薛海卫 沈婧 +1 位作者 王进祥 魏敬和 《固体电子学研究与进展》 CAS 北大核心 2021年第4期299-303,共5页
为了降低数字信号处理器(DSP)电路在太空中发生单粒子翻转事件,本文从触发器单元、存储模块及电路系统三个层面论述了DSP的抗单粒子翻转加固设计。采用该抗单粒子翻转加固方法,实现了一款基于0.18μm CMOS体硅工艺的DSP电路,该电路逻辑... 为了降低数字信号处理器(DSP)电路在太空中发生单粒子翻转事件,本文从触发器单元、存储模块及电路系统三个层面论述了DSP的抗单粒子翻转加固设计。采用该抗单粒子翻转加固方法,实现了一款基于0.18μm CMOS体硅工艺的DSP电路,该电路逻辑规模约为150万门,面积为9.3 mm×9.3 mm。通过重离子加速器模拟试验评估,该DSP电路的单粒子翻转率约为4.37×10^(-11)错误/(位·天)(GEO轨道,等效3 mm Al屏蔽)。 展开更多
关键词 数字信号处理器 单粒子翻转 抗单粒子翻转加固设计 辐照试验
原文传递
一种低开销的三点翻转自恢复锁存器设计 被引量:3
17
作者 黄正峰 李先东 +5 位作者 陈鹏 徐奇 宋钛 戚昊琛 欧阳一鸣 倪天明 《电子与信息学报》 EI CSCD 北大核心 2021年第9期2508-2517,共10页
随着集成电路特征尺寸的不断缩减,在恶劣辐射环境下,纳米级CMOS集成电路中单粒子三点翻转的几率日益增高,严重影响可靠性。为了实现单粒子三点翻转自恢复,该文提出一种低开销的三点翻转自恢复锁存器(LC-TNURL)。该锁存器由7个C单元和7... 随着集成电路特征尺寸的不断缩减,在恶劣辐射环境下,纳米级CMOS集成电路中单粒子三点翻转的几率日益增高,严重影响可靠性。为了实现单粒子三点翻转自恢复,该文提出一种低开销的三点翻转自恢复锁存器(LC-TNURL)。该锁存器由7个C单元和7个钟控C单元组成,具有对称的环状交叉互锁结构。利用C单元的阻塞特性和交叉互锁连接方式,任意3个内部节点发生翻转后,瞬态脉冲在锁存器内部传播,经过C单元多级阻塞后会逐级消失,确保LC-TNURL锁存器能够自行恢复到正确逻辑状态。详细的HSPICE仿真表明,与其他三点翻转加固锁存器(TNU-Latch, LCTNUT, TNUTL, TNURL)相比,LC-TNURL锁存器的功耗平均降低了31.9%,延迟平均降低了87.8%,功耗延迟积平均降低了92.3%,面积开销平均增加了15.4%。相对于参考文献中提出的锁存器,LC-TNURL锁存器的PVT波动敏感性最低,具有较高的可靠性。 展开更多
关键词 锁存器 抗辐射加固设计 C单元 自恢复 三点翻转
下载PDF
65 nm CMOS工艺的低功耗加固12T存储单元设计 被引量:2
18
作者 黄正峰 李雪健 +5 位作者 鲁迎春 欧阳一鸣 方祥圣 易茂祥 梁华国 倪天明 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2019年第3期504-512,共9页
随着CMOS工艺尺寸的不断缩减,存储单元对高能辐射粒子变得更加敏感,由此产生的软错误和因电荷共享导致的双节点翻转急剧增多.为了提高存储单元的可靠性,提出一种由4个PMOS晶体管和8个NMOS晶体管组成的抗辐射加固12T存储单元,并由NMOS晶... 随着CMOS工艺尺寸的不断缩减,存储单元对高能辐射粒子变得更加敏感,由此产生的软错误和因电荷共享导致的双节点翻转急剧增多.为了提高存储单元的可靠性,提出一种由4个PMOS晶体管和8个NMOS晶体管组成的抗辐射加固12T存储单元,并由NMOS晶体管中的N_1和N_2以及N_3和N_4构成了堆叠结构来降低存储单元的功耗;其基于物理翻转机制避免了存储节点产生负向的瞬态脉冲,在存储节点之间引入的负反馈机制,有效地阻碍了存储单元的翻转.大量的HSPICE仿真结果表明,所提出的存储单元不仅能够完全容忍敏感节点的翻转,还能够部分容忍电荷共享引起的敏感节点对翻转;与已有的存储单元相比,所提出的存储单元的功耗、面积开销、读/写时间平均减小了18.28%, 13.18%, 5.76%和22.68%,并且噪声容限的值较大;结果表明该存储单元在面积开销、存取时间、功耗和稳定性方面取得了很好的折中. 展开更多
关键词 抗辐射加固设计 软错误 单粒子翻转 存取可靠性 存储单元
下载PDF
抗辐射加固的皮卫星用实时操作系统设计 被引量:4
19
作者 杨牧 王昊 +3 位作者 张钰 郑伟 郑阳明 金仲和 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2011年第6期1021-1026,共6页
针对皮卫星及其星载计算机不同于大型航天器的需求与软、硬件体系结构,提出一种具有抗辐射加固功能的实时操作系统(RTOS)设计.该操作系统的内核、文件系统、协议栈及相应应用编程接口的设计采用了精简的结构与功能,以及有针对性的可靠... 针对皮卫星及其星载计算机不同于大型航天器的需求与软、硬件体系结构,提出一种具有抗辐射加固功能的实时操作系统(RTOS)设计.该操作系统的内核、文件系统、协议栈及相应应用编程接口的设计采用了精简的结构与功能,以及有针对性的可靠性技术;同时,面向操作系统自身、处理器与外设寄存器,以及存储器,设计了基于存储器加固、操作系统自检与硬件监测的抗辐射加固与故障检测、隔离、恢复机制.提高了星载计算机和皮卫星的可靠性.测试与试验验证表明,该操作系统功能正确,性能满足需求,抗辐射特性有效,资源消耗符合I级降额要求.目前,该操作系统已被应用于某皮卫星型号. 展开更多
关键词 皮卫星 星载计算机 实时操作系统 单粒子事件 抗辐射加固 可靠性设计 可靠性增长 故障处理
下载PDF
两个低开销抗单粒子翻转锁存器 被引量:3
20
作者 王亮 赵元富 岳素格 《微电子学与计算机》 CSCD 北大核心 2007年第12期221-224,共4页
提出了两个抗单粒子翻转(SEU)的锁存器电路SEUT-A和SEUT-B。SEU的免疫性是通过将数据存放在不同的节点以及电路的恢复机制达到的。两个电路功能的实现都没有特殊的器件尺寸要求,所以都可以由小尺寸器件设计完成。提出的结构通过标准的0... 提出了两个抗单粒子翻转(SEU)的锁存器电路SEUT-A和SEUT-B。SEU的免疫性是通过将数据存放在不同的节点以及电路的恢复机制达到的。两个电路功能的实现都没有特殊的器件尺寸要求,所以都可以由小尺寸器件设计完成。提出的结构通过标准的0.18μm工艺设计实现并仿真。仿真结果表明两个电路都是SEU免疫的,而且都要比常规非加固的锁存器节省功耗。和传统的锁存电路相比,SEUT-A只多用了11%的器件数和6%的传输延时,而SEUT-B多用了56%的器件数,但获得了比传统电路快43%的速度。 展开更多
关键词 单粒子翻转 SEU 锁存器 辐射加固 CMOS 设计加固
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部