期刊文献+
共找到223篇文章
< 1 2 12 >
每页显示 20 50 100
基于SoC-FPGA的RISC-V处理器软硬件系统级平台 被引量:3
1
作者 齐乐 常轶松 +4 位作者 陈欲晓 张旭 陈明宇 包云岗 张科 《计算机研究与发展》 EI CSCD 北大核心 2023年第6期1204-1215,共12页
构建软硬件系统级原型平台是处理器设计硅前测试中必不可少的环节.为适应基于开放指令集RISC-V的开源处理器设计需求,简化现有基于FPGA的处理器系统级原型平台构建方法,提出了一套基于SoC-FPGA的处理器敏捷软硬件原型平台,以实现目标软... 构建软硬件系统级原型平台是处理器设计硅前测试中必不可少的环节.为适应基于开放指令集RISC-V的开源处理器设计需求,简化现有基于FPGA的处理器系统级原型平台构建方法,提出了一套基于SoC-FPGA的处理器敏捷软硬件原型平台,以实现目标软硬件设计的快速部署与系统级原型高效评测.针对上述目标,发掘紧耦合SoC-FPGA器件的潜力,构建了一套RISC-V软核与ARM硬核(SoC侧)之间的信息交互机制.通过共享内存和虚拟核间中断等方法,可使目标RISC-V处理器灵活使用平台丰富的I/O外设资源,并充分利用硬核ARM处理器算力协同运行复杂软件系统.此外,为提升软硬件系统级平台的敏捷性,构建了灵活可配置的云上自动化开发框架.通过对平台上目标RISC-V软核处理器各方面的分析评估,验证了该平台可有效缩短系统级测试的迭代周期,提升RISC-V处理器软硬件原型评测效率. 展开更多
关键词 硅前系统级平台 软硬件全系统评估 RISC-V指令集处理器 soc-fpga
下载PDF
综述:面向SoC-FPGA的开源处理器 被引量:8
2
作者 余乐 李任伟 +3 位作者 王瑶 李洋洋 吴超 贾瑞 《电子学报》 EI CAS CSCD 北大核心 2018年第4期992-1004,共13页
近年来,随着各种IP核的广泛应用,So C-FPGA的应用领域也随之日益扩展.处理器作为So C-FPGA的核心IP,其对系统性能的影响至关重要.使用开源处理器IP能大幅度提高So C-FPGA系统级设计的效率,已成为现在项目开发中常用的手段.本文研究了现... 近年来,随着各种IP核的广泛应用,So C-FPGA的应用领域也随之日益扩展.处理器作为So C-FPGA的核心IP,其对系统性能的影响至关重要.使用开源处理器IP能大幅度提高So C-FPGA系统级设计的效率,已成为现在项目开发中常用的手段.本文研究了现有的绝大多数开源处理器的关键技术指标,从可用性和稳定性上提出了一种选择开源处理器的方法.根据该方法,选择出一些具有高可用性和稳定性的开源处理器.最后,利用不同厂商提供的FPGA EDA工具将所述的开源处理器进行了综合与实现,并与现有FPGA厂商提供的商用软核Nios II和Microblaze进行了比较和讨论. 展开更多
关键词 处理器 FPGA soc-fpga 开源 应用 综述 概述
下载PDF
基于SoC-FPGA的码率控制传输系统搭建
3
作者 付文恺 吴林煌 黄霖 《广播电视网络》 2021年第6期99-102,共4页
视频传输的通信带宽是有限的,为了充分利用信道带宽,需要对视频编码产生的码率进行控制。本文运用速率-量化参数R-Q二次模型,通过选取合适的QP值来对编码速率进行控制,搭建基于SoC-FPGA的HEVC视频流跨结构传输系统,并在其基础上通过软... 视频传输的通信带宽是有限的,为了充分利用信道带宽,需要对视频编码产生的码率进行控制。本文运用速率-量化参数R-Q二次模型,通过选取合适的QP值来对编码速率进行控制,搭建基于SoC-FPGA的HEVC视频流跨结构传输系统,并在其基础上通过软硬件协同开发进行码率控制。实验表明,本文提出的模型可以有效降低编码失真度,同时能够保证视频高质量、低延迟的传输。 展开更多
关键词 码率控制 soc-fpga 视频传输 信道 带宽
下载PDF
一种基于SoC-FPGA的HEVC编码器高效数据存取系统
4
作者 李忠旺 施隆照 +1 位作者 王炎 董力涵 《有线电视技术》 2019年第9期98-103,共6页
HEVC视频编码器的FPGA硬件实现非常复杂,对视频数据存取要求非常高.本文基于SoC-FPGA异构平台,提出了一种高效的数据存取设计方案,实现了HEVC视频编码器稳定高效的编码.上板测试推算表明,本文提出的HEVC编码器数据存取系统一定程度上降... HEVC视频编码器的FPGA硬件实现非常复杂,对视频数据存取要求非常高.本文基于SoC-FPGA异构平台,提出了一种高效的数据存取设计方案,实现了HEVC视频编码器稳定高效的编码.上板测试推算表明,本文提出的HEVC编码器数据存取系统一定程度上降低了DDR4存储带宽的压力,提高了HEVC编码效率. 展开更多
关键词 soc-fpga HEVC编码器 DDR4 高效数据存取
下载PDF
基于AHB总线的双通道DMA控制器的系统设计
5
作者 蓝倩婷 杨尊先 王法翔 《集成电路与嵌入式系统》 2024年第4期47-50,共4页
直接存储存取是一种在各个模块间进行大量数据传输的高速度、高效率的传输方式。在CPU对DMA进行初始化配置后,允许DMA作为主机占用总线,直接对外围设备和存储器的数据进行读写,实现外设和存储器、存储器和存储器之间的数据传输,不再需要... 直接存储存取是一种在各个模块间进行大量数据传输的高速度、高效率的传输方式。在CPU对DMA进行初始化配置后,允许DMA作为主机占用总线,直接对外围设备和存储器的数据进行读写,实现外设和存储器、存储器和存储器之间的数据传输,不再需要CPU的干预,可以解放CPU,极大提高数据传输效率。本文旨在基于AHB总线协议的双通道DMA控制器实现外设与存储器之间的数据传输。 展开更多
关键词 直接存储存取 AHB SOC Vivado2018 FPGA
下载PDF
数据处理单元技术应用研究 被引量:2
6
作者 曹原铭 郑云帆 +3 位作者 陈婉新 雷鸣 刘芹 封铎 《电信工程技术与标准化》 2024年第1期57-62,共6页
随着网卡的带宽不断增长,软件处理方式逐渐成为网络带宽和时延的瓶颈,也增加了对CPU资源的占用。数据处理单元(DPU)可以实现将传输、存储和安全等功能从服务器的CPU卸载至网卡上,通过硬件方式实现网络加速,释放服务器的算力资源。同时,... 随着网卡的带宽不断增长,软件处理方式逐渐成为网络带宽和时延的瓶颈,也增加了对CPU资源的占用。数据处理单元(DPU)可以实现将传输、存储和安全等功能从服务器的CPU卸载至网卡上,通过硬件方式实现网络加速,释放服务器的算力资源。同时,通过DPU的网络可编程能力,可以实现网络转发逻辑的定制化,保证了功能的灵活性。本文介绍了网卡的发展历程和DPU的不同实现方式,分析了DPU在数据中心的应用场景,提出了现阶段DPU在数据中心的引入方案。 展开更多
关键词 智能网卡 DPU FPGA ASIC SOC
下载PDF
基于RISC-V内核的UHF RFID阅读器SoC设计
7
作者 韩宇昕 卜刚 郭钰 《计算机工程与设计》 北大核心 2024年第5期1588-1594,共7页
为降低RFID阅读器产品设计的难度和结构复杂度,设计一款符合ISO/IEC 18000-6C协议的RFID阅读器SoC。系统用硬件实现协议中对于阅读器要求的脉冲间隔码模块、循环冗余编码/校验模块、FM0码/Miller码解码模块等。(有歧义)选用开源RISC-V... 为降低RFID阅读器产品设计的难度和结构复杂度,设计一款符合ISO/IEC 18000-6C协议的RFID阅读器SoC。系统用硬件实现协议中对于阅读器要求的脉冲间隔码模块、循环冗余编码/校验模块、FM0码/Miller码解码模块等。(有歧义)选用开源RISC-V内核蜂鸟E203提供控制和用户可编程空间。编写基于FreeRTOS实时嵌入式操作系统的SoC配套软件。经过测试,该设计能够在FPGA芯片内正常运行,实现符合协议对阅读器通信要求的相关操作,能够支持二次开发实现除RFID通信外的其它操作。 展开更多
关键词 射频识别技术 RISC-V内核 阅读器 FPGA原型机 专用集成电路 片上系统 ICB总线
下载PDF
高可靠LIN控制器IP的设计与实现
8
作者 李小波 王祥莉 +2 位作者 赵鹏翔 韩明 林剑东 《现代电子技术》 北大核心 2024年第22期30-36,共7页
LIN虽然为传统总线,但仍大量应用在汽车、智能家居和工业控制等领域。基于此,设计一种高可靠LIN控制器IP。基于AMBA APB3.0标准接口的IP不仅实现了LIN协议规定的数据收发、网络管理等功能,还增加了大量可靠性和安全性相关功能,如错误监... LIN虽然为传统总线,但仍大量应用在汽车、智能家居和工业控制等领域。基于此,设计一种高可靠LIN控制器IP。基于AMBA APB3.0标准接口的IP不仅实现了LIN协议规定的数据收发、网络管理等功能,还增加了大量可靠性和安全性相关功能,如错误监测、看门狗、环回自测试、显性电平监控等,通过这些可靠性措施使得IP达到ASIL-B级技术指标要求。针对IP搭建仿真验证环境,完成了SoC级仿真和FPGA原型验证,并基于国内某流片厂商110 nm工艺,完成了逻辑综合,生成了Verilog格式的网表文件。通过测试和逻辑综合分析得出:所提出的控制器IP性能满足协议和设计需求,在110 nm三温三压极限条件最高频率可达625 MHz,逻辑单元约为5 950,等效逻辑门约为10 554,面积为34 676μm2。该IP功能优于对比文献,可直接集成到微控制器MCU、SoC和FPGA设计中,减少设计周期和产品上市时间。 展开更多
关键词 LIN总线 控制器IP 高可靠性 安全功能 逻辑综合 SoC仿真 FPGA原型验证
下载PDF
基于SOC的多轴步进电机同步运动控制研究
9
作者 张鑫 《计量与测试技术》 2024年第9期49-52,共4页
针对在工业控制领域中对多轴步进电机传动比的灵活设置与多轴同步性需求,提出一种基于SOC的同步运动控制系统。通过PC界面设置多轴传动比和主轴运动参数,采用ARM软件系统进行计算与下传,用FPGA接收并解析,实现梯型速度规划算法,从而同... 针对在工业控制领域中对多轴步进电机传动比的灵活设置与多轴同步性需求,提出一种基于SOC的同步运动控制系统。通过PC界面设置多轴传动比和主轴运动参数,采用ARM软件系统进行计算与下传,用FPGA接收并解析,实现梯型速度规划算法,从而同步输出多轴脉冲。同时,通过逻辑分析仪确定多轴脉冲数、脉冲延时与速度曲线。结果表明:该系统能实现高精度多轴同步运动控制。 展开更多
关键词 SOC 多轴运动控制 FPGA 速度规划算法
下载PDF
基于RISC-V架构的行人定位SoC系统设计
10
作者 喻胜 史超凡 《太赫兹科学与电子信息学报》 2024年第9期959-966,共8页
行人定位方法中,捷联式惯导定位系统需要处理惯性测量单元(IMU)传感器的数据,通过算法处理后得到行人的位置,因此对于芯片实时性以及低功耗有很高的要求。由于行人定位算法大多基于浮点传感器数据开发,一般要求终端设备能够处理浮点数... 行人定位方法中,捷联式惯导定位系统需要处理惯性测量单元(IMU)传感器的数据,通过算法处理后得到行人的位置,因此对于芯片实时性以及低功耗有很高的要求。由于行人定位算法大多基于浮点传感器数据开发,一般要求终端设备能够处理浮点数据。第五代精简指令集(RISC-V)架构作为一种开源架构,能节约架构授权费,在物联网领域有着广泛应用,并且其浮点(F)和向量(V)等高性能扩展指令能够很好地满足行人定位算法对实时性的要求。针对行人定位系统的特定性能要求,提出了一种基于浮点内核向量处理器优化RISC-V架构的行人定位片上系统(SoC),并在实际系统中进行验证。与多个准32位架构RISC-V处理器以及高层次综合组件(HLS)生成的算法专用IP(locate_IP)的标准处理器方案的性能对比分析表明,该设计实现了34倍的性能提升以及5.6倍的能效提升,满足了微终端的要求。 展开更多
关键词 行人定位系统 第五代精简指令集计算 现场可编程逻辑阵列 片上系统
下载PDF
SoC芯片的RomCode设计与FPGA验证研究 被引量:3
11
作者 张梅娟 张明月 +1 位作者 杨楚玮 朱心杰 《电子设计工程》 2023年第21期76-80,86,共6页
RomCode固化于SoC芯片内部且不可更改,除保证芯片上电时可进入到稳定工作状态之外,仍需满足芯片上电稳定后的不同应用场景和功能需求。该文针对多核ARM处理器SoC芯片,设计一种具备时钟控制、多核启动以及镜像搬移等功能的RomCode。为了... RomCode固化于SoC芯片内部且不可更改,除保证芯片上电时可进入到稳定工作状态之外,仍需满足芯片上电稳定后的不同应用场景和功能需求。该文针对多核ARM处理器SoC芯片,设计一种具备时钟控制、多核启动以及镜像搬移等功能的RomCode。为了确保RomCode设计的稳定性和正确性,基于Palladium与Haps完成FPGA原型验证。验证结果表明,该RomCode设计的功能正常且运行稳定,提高了芯片的流片成功率,加快了软件开发的进度,有效地支撑了SoC芯片其他模块的功能验证。 展开更多
关键词 SOC芯片 多核处理器 RomCode FPGA原型验证
下载PDF
海洋实时电磁探测采集系统设计
12
作者 刘兰军 陈俊 +1 位作者 陈家林 黎明 《现代电子技术》 2023年第15期1-8,共8页
海洋电磁探测是水下目标非声探测的研究热点。针对水下目标电磁探测的实时计算和高速传输需求,提出一种基于SoC FPGA的海洋实时电磁探测采集系统(ROEM/SoC FPGA)。系统主控采用内嵌ARM Cortex⁃A9处理器的SoC FPGA,包括HPS端和FPGA端。HP... 海洋电磁探测是水下目标非声探测的研究热点。针对水下目标电磁探测的实时计算和高速传输需求,提出一种基于SoC FPGA的海洋实时电磁探测采集系统(ROEM/SoC FPGA)。系统主控采用内嵌ARM Cortex⁃A9处理器的SoC FPGA,包括HPS端和FPGA端。HPS端搭建基于嵌入式Linux操作系统的系统软件,实现多通道电磁数据的时频分析和实时传输,时频分析采用短时傅里叶变换方法,实时传输采用基于MQTT和TCP/IP的网络传输;FPGA端搭建数字逻辑实现多通道电磁数据同步采集;FPGA端与HPS端通过AXI总线互联。与传统的“低功耗MCU+FPGA”电磁探测采集系统相比,具有较强的数据实时计算和传输能力,测试结果表明,设计的ROEM/SoC FPGA系统能够有效完成多通道电磁数据的时频分析和网络传输,对采样率为125 Hz的10 min单通道电磁场数据的时频分析计算耗时约为2634 ms,网络传输速率可达14.5 MB/s,可以满足水下目标电磁探测的应用需求。 展开更多
关键词 海洋电磁探测 水下目标探测 SoC FPGA LINUX操作系统 时频分析 短时傅里叶变换 网络传输 实时计算
下载PDF
基于蜂鸟E203 RISC-V处理器的QR码识别系统设计
13
作者 王宇 王法翔 《单片机与嵌入式系统应用》 2023年第5期7-10,共4页
针对日常生活中常见的QR码应用,基于蜂鸟E203 RISC-V处理器架构设计了一款QR码识别系统。通过对系统内部关键组成单元进行定制化的硬件设计以及配套软件算法的实现,完成整体系统环境的搭建,并通过了系统功能验证。另外,本文还对不同情... 针对日常生活中常见的QR码应用,基于蜂鸟E203 RISC-V处理器架构设计了一款QR码识别系统。通过对系统内部关键组成单元进行定制化的硬件设计以及配套软件算法的实现,完成整体系统环境的搭建,并通过了系统功能验证。另外,本文还对不同情形下的QR码进行相应的测试。测试结果表明,在系统工作频率为32 MHz时,平均识别耗时为705 ms,正确识别率为96%,证实了该系统的可行性。 展开更多
关键词 蜂鸟E203 QR码 SOC FPGA RISC-V
下载PDF
一种SoC程序加载与更新控制器的设计及FPGA实现
14
作者 邹小航 宋树祥 +1 位作者 蔡超波 岑明灿 《国外电子测量技术》 北大核心 2023年第6期70-78,共9页
在片上系统(system on chip,SoC)设计的过程中,为了减少芯片面积和知识产权核授权成本且不降低芯片性能,一般仅在芯片内部放置静态随机存取存储器(static random-access memory,SRAM)对用户程序进行存储和修改,这样SoC就需要一种或多种... 在片上系统(system on chip,SoC)设计的过程中,为了减少芯片面积和知识产权核授权成本且不降低芯片性能,一般仅在芯片内部放置静态随机存取存储器(static random-access memory,SRAM)对用户程序进行存储和修改,这样SoC就需要一种或多种合适的程序加载和更新方式。为解决现有方案存在的程序加载方式复杂、可选的存储器件单一、通用性低等问题,研究并设计了SoC程序加载与更新的硬件控制器模块。该模块最多支持3种非易失性存储器共6种存储器选择方案在上电时自举加载程序至SRAM并启动SoC、程序在线或者离线(带EXFAT文件系统)更新。最后设计基于ARM CM3内核的SoC对该模块在现场可编程门阵列(field programmable gate array,FPGA)平台进行验证,结果表明,该模块在50 MHz时钟下处理16 Kbyte程序,最快11.5 ms完成SoC自举加载启动、20.5 ms完成程序在线更新和启动、300 ms完成离线更新并启动。该模块仅与SoC内核复位相连且不与下载器通信,可嵌入其他SoC内核并根据成本自由选择存储器和下载器,在设计各种低成本高速SoC的应用中具有重要工程意义。 展开更多
关键词 FPGA SOC设计 自举加载 程序在线/离线更新 通用性 EXFAT文件系统
原文传递
基于SOPC技术的芯片批量测试板设计与实现 被引量:1
15
作者 易凡 马静怡 《现代信息科技》 2023年第6期88-91,共4页
为提高SoC芯片测试板效率及稳定性,考虑芯片测试需求和设计模块化等因素,采用可编程片上系统和上位机配置技术,充分利用FPGA开发板上的HSTC扩展接口,设计了一款面向多芯片同步测试的批量测试板,有效解决了芯片批量测试中的难题,实现效... 为提高SoC芯片测试板效率及稳定性,考虑芯片测试需求和设计模块化等因素,采用可编程片上系统和上位机配置技术,充分利用FPGA开发板上的HSTC扩展接口,设计了一款面向多芯片同步测试的批量测试板,有效解决了芯片批量测试中的难题,实现效率与性能的双优。主要阐述了该测试板的上位机控制方法、嵌入式控制系统的功能组成以及片上测试程序的设计流程。 展开更多
关键词 SOC 批量测试 现场可编程门阵列 上位机
下载PDF
基于Cortex-M3的汉盲翻译SoC设计
16
作者 毛扬 梁宏博 +3 位作者 邹成洋 毛方涛 吴新丽 杨文珍 《计算机系统应用》 2023年第10期132-139,共8页
汉盲翻译是一种将中文文本自动翻译为对应的盲文数据的过程.在嵌入式环境下,汉盲翻译的速度较慢,难以达到复杂环境下的实时性需求.为此设计出专用的汉盲翻译IP核,通过实现逆向最大匹配分词算法、汉盲转换,最终得到准确的盲文数据.为了... 汉盲翻译是一种将中文文本自动翻译为对应的盲文数据的过程.在嵌入式环境下,汉盲翻译的速度较慢,难以达到复杂环境下的实时性需求.为此设计出专用的汉盲翻译IP核,通过实现逆向最大匹配分词算法、汉盲转换,最终得到准确的盲文数据.为了验证设计的合理性,以Cortex-M3为微处理器构建SoC,搭载串口、LCD驱动和汉盲翻译IP核,并使用FPGA实验平台进行功能验证和性能测试.测试结果表明,该SoC可准确进行汉盲翻译,翻译速度达5 079.37 B/s. 展开更多
关键词 CORTEX-M3 片上系统 现场可编程逻辑门阵列 逆向最大匹配
下载PDF
基于SW64E自主指令集的TH-1 SoC研究与设计
17
作者 张海雨 马宏进 韩萍 《单片机与嵌入式系统应用》 2023年第4期16-19,53,共5页
为了填补SW在低功耗管理核心方面的空白,基于SW64E自主指令集,遵循简单高效的原则,研究设计了一款低功耗嵌入式太湖-1(TH-1)SoC。围绕TH-1 SoC,进一步设计了由AXI总线、APB总线、UART通用串行总线、SPI MASTER控制器、SRAM/DDR4控制器... 为了填补SW在低功耗管理核心方面的空白,基于SW64E自主指令集,遵循简单高效的原则,研究设计了一款低功耗嵌入式太湖-1(TH-1)SoC。围绕TH-1 SoC,进一步设计了由AXI总线、APB总线、UART通用串行总线、SPI MASTER控制器、SRAM/DDR4控制器和时钟复位模块组成的TH-1 SoC最小系统。利用TH-1 SoC原型系统,不仅验证了TH-1 SoC的正确性,而且为TH-1 SoC在低功耗嵌入式应用领域奠定了基础。 展开更多
关键词 SW64E TH-1 SoC 嵌入式SOC FPGA
下载PDF
基于JESD204B协议的智能信号处理SoC中自适应缓冲结构
18
作者 魏赛 王鹏 +2 位作者 吴剑潇 陆斌 邢志昂 《半导体技术》 北大核心 2023年第12期1115-1120,共6页
JESD204B(简称204B)是智能信号处理系统级芯片(SoC)中连接高速模数/数模(AD/DA)转换的重要接口,将SoC系统结构与204B标准要求进行集成设计时,自适应缓冲结构(ABS)可弥补204B协议对数据传输缺乏流量控制的缺陷,并通过设置自适应缓冲与流... JESD204B(简称204B)是智能信号处理系统级芯片(SoC)中连接高速模数/数模(AD/DA)转换的重要接口,将SoC系统结构与204B标准要求进行集成设计时,自适应缓冲结构(ABS)可弥补204B协议对数据传输缺乏流量控制的缺陷,并通过设置自适应缓冲与流控机制,保证数据传输的可靠性。经过现场可编程门阵列(FPGA)验证,SoC在204B接口可以达到4×12.5 Gbit/s的数据传输带宽,证明设计的204B接口方案在智能信号处理SoC中的可行性和有效性,满足智能信号处理SoC对于数据接口的要求。该设计方案的实现对无流量控制数据传输协议与SoC体系结构的集成有借鉴意义。 展开更多
关键词 系统级芯片(SoC) JESD204B 现场可编程门阵列(FPGA)验证 直接内存访问(DMA) 先进可扩展接口(AXI)
原文传递
基于NOIS处理器的定制硬件技术研究
19
作者 刘元元 《自动化博览》 2023年第4期76-79,共4页
基于系统级FPGA的SOPC嵌入式设计特点,采用SOPC Builder设计工具可以有选择地将处理器、存储器、I/O等系统设计所需的IP组件集成到FPGA器件上,也可以通过自定义用户逻辑集成到FPGA器件上,从而构建高效SOC。本文分析了嵌入式处理器NOIS... 基于系统级FPGA的SOPC嵌入式设计特点,采用SOPC Builder设计工具可以有选择地将处理器、存储器、I/O等系统设计所需的IP组件集成到FPGA器件上,也可以通过自定义用户逻辑集成到FPGA器件上,从而构建高效SOC。本文分析了嵌入式处理器NOIS软核特性,并给出了基于NOIS内核的SOPC软硬件开发流程和自定义用户逻辑的软硬件设计过程。 展开更多
关键词 FPGA 片上系统 可编程片上系统 NOIS软核
下载PDF
基于激光导引头信号的并行高速FFT算法设计 被引量:7
20
作者 朱立坤 贾方秀 李兴隆 《激光技术》 CAS CSCD 北大核心 2018年第1期89-93,共5页
为了减少激光半主动武器中测量光学器件光斑点坐标时噪声和干扰对探测精度影响、增加脉冲信号的测量带宽、提取信号的有效值,同时克服串行快速傅里叶变换(FFT)运算耗时及时间复杂度较大的问题,基于多核和并行架构的SoC-FPGA平台以及Ope... 为了减少激光半主动武器中测量光学器件光斑点坐标时噪声和干扰对探测精度影响、增加脉冲信号的测量带宽、提取信号的有效值,同时克服串行快速傅里叶变换(FFT)运算耗时及时间复杂度较大的问题,基于多核和并行架构的SoC-FPGA平台以及OpenCL软件,提出了实现并行FFT的计算方法。结果表明,利用该方法可使FFT(1-D)的时间复杂度下降到原来的1/Q,得到了较好的加速效果;通过3种平台(先进精简指令集微处理器、数字信号处理器和片上系统现场可编程门阵列)的运算耗时实验对比,该算法运算耗时为6.0449ms(1-D4096点),要比同点数其它两种平台运算耗时少。并行FFT算法不仅满足激光半主动导引头信号实时性的要求,而且可以达到去噪的效果,能有效地降低噪声和背景光的影响。 展开更多
关键词 测量与计量 并行快速傅里叶变换 soc-fpga OPENCL 时间复杂度 激光半主动
下载PDF
上一页 1 2 12 下一页 到第
使用帮助 返回顶部