期刊文献+
共找到86篇文章
< 1 2 5 >
每页显示 20 50 100
Virtuoso iQuantus Insight及Quantus Insight流程在FINFET先进工艺项目中加速后仿迭代的应用
1
作者 李祉怡 孙航 +2 位作者 丁学伟 张慧丽 曾义 《电子技术应用》 2024年第8期26-31,共6页
随着工艺演进,尺寸进一步缩小带来了更多寄生通路和更大的寄生电阻,后仿结果和前仿相去甚远。如何快速缩小前后仿之间的差距成为重要课题。传统设计中只能通过Quantus Extracted View相对直观地对寄生进行分析,无法更详细地进行分析,这... 随着工艺演进,尺寸进一步缩小带来了更多寄生通路和更大的寄生电阻,后仿结果和前仿相去甚远。如何快速缩小前后仿之间的差距成为重要课题。传统设计中只能通过Quantus Extracted View相对直观地对寄生进行分析,无法更详细地进行分析,这成为设计者们面临的艰巨挑战。同时,后仿发现问题,只能通过“修改电路-版图迭代-再次后仿”反复优化,迭代周期长,如何降低时间成本成为各公司关注的重点。Virtuoso iQuantus Insight(ViQI)/Quantus Insight(QI)可基于寄生网表文件进行寄生分析及结果可视化。工程师可借此对寄生进行准确的分析及假设,无需版图迭代,即可进行设计优化。讨论了如何通过ViQI/QI工具在FINFET先进工艺项目中实现快速的后仿迭代,大幅提高工作效率。 展开更多
关键词 virtuoso iQuantus Insight Quantus Insight 后仿网表分析 寄生假设 快速迭代
下载PDF
Cadence推出开拓性的Virtuoso Studio
2
《单片机与嵌入式系统应用》 2023年第6期96-96,共1页
楷登电子(美国Cadence公司)推出新一代定制设计平台Cadence Virtuoso Studio,以提供更好的设计体验,引领定制模拟设计的未来。Virtuoso Studio采用全新的底层架构,以独特的方法来管理设计流程,可将当今大型设计的设计同步吞吐量提升3倍... 楷登电子(美国Cadence公司)推出新一代定制设计平台Cadence Virtuoso Studio,以提供更好的设计体验,引领定制模拟设计的未来。Virtuoso Studio采用全新的底层架构,以独特的方法来管理设计流程,可将当今大型设计的设计同步吞吐量提升3倍,助力客户满足激进的上市时间要求。Virtuoso Studio解决了客户在设计大型复杂项目时遇到的挑战,让他们可以分析和验证设计,确保在整个设计周期都符合设计意图。 展开更多
关键词 定制设计 virtuoso 大型复杂项目 CADENCE 设计流程 设计体验 底层架构 设计意图
下载PDF
实时操作系统Virtuoso在多DSP系统中的应用
3
作者 林勇鹏 吴顺君 苏涛 《微机发展》 2003年第11期9-11,47,共4页
随着DSP的功能越来越强大,及结构更加复杂,使得多DSP并行系统的软件开发变得十分困难,而Virtuoso是应用于DSP环境的功能强大的实时操作系统,其虚拟单处理器模式使多处理器系统的软件编程如同单处理器一样简便,简化了任务在多处理器间的... 随着DSP的功能越来越强大,及结构更加复杂,使得多DSP并行系统的软件开发变得十分困难,而Virtuoso是应用于DSP环境的功能强大的实时操作系统,其虚拟单处理器模式使多处理器系统的软件编程如同单处理器一样简便,简化了任务在多处理器间的分配以及各任务间的通讯。文中在详细叙述Virtuoso内核结构及其工作原理基础上,讨论了应用程序的结构及开发过程。基于Virtuoso的应用程序具有可移植性、可裁减性、可维护性的特征,使得多DSP软件的开发效率大大提高。 展开更多
关键词 实时操作系统 virtuoso 多DSP系统 数字信号处理器 虚拟单处理器模式
下载PDF
整合3DEM的Virtuoso在片上电感仿真中的应用 被引量:1
4
作者 沈志远 吴智 +1 位作者 陈国胜 胡劲松 《电子技术应用》 北大核心 2016年第8期44-47,共4页
目前大部分电磁仿真软件在仿真片上电感时,需要从工艺库的文件中手动提取需要的相关参数;并且仿真环境的建立也比较繁琐,仿真时间也较长,这会大大降低电感的品质因数和面积的优化效率。集成了3DEM的Virtuoso可以直接选取整个版图的一部... 目前大部分电磁仿真软件在仿真片上电感时,需要从工艺库的文件中手动提取需要的相关参数;并且仿真环境的建立也比较繁琐,仿真时间也较长,这会大大降低电感的品质因数和面积的优化效率。集成了3DEM的Virtuoso可以直接选取整个版图的一部分导入仿真,而不必提取整块电感版图;并且根据工艺库文件自动生成需要的相关参数,设置仿真环境;仿真速度根据算法的优化,可以快速得到精确度很高的结果。本文将通过一个片上电感的仿真过程,介绍软件的具体应用方法。 展开更多
关键词 virtuoso 3DEM 片上电感 电磁仿真
下载PDF
基于Virtuoso3D的大面积弱纹理区域空三计算研究 被引量:3
5
作者 曹建军 《城市道桥与防洪》 2021年第9期186-188,192,M0017,M0018,共6页
针对目前无人机倾斜摄影测量内业数据处理过程中,大面积弱纹理区域空中三角测量出错率高且精度难以保证的现状,现采用Virtuoso3D对大面积弱纹理区域进行空中三角测量计算。首先,介绍了基于Virtuoso3D平台的空中三角测量的操作步骤,以容... 针对目前无人机倾斜摄影测量内业数据处理过程中,大面积弱纹理区域空中三角测量出错率高且精度难以保证的现状,现采用Virtuoso3D对大面积弱纹理区域进行空中三角测量计算。首先,介绍了基于Virtuoso3D平台的空中三角测量的操作步骤,以容东片区实际项目为例,该区域被大面积植被、防尘网覆盖,航拍过程中会出现在多张连续影像中,存在特征点不明显或者缺失现象。在空三计算过程中,基于多视影像进行特征点计算提取的方法容易出现连续弱纹理像片不参与运算出现漏洞的问题,而Virtuoso3D采用机器视觉普适性算法,配合基于摄影测量的严密解算方式,在减少匹配次数的同时充分提升空三成功率和精度,有效解决大面积弱纹理区域空三连接点分布不均、断裂、分层等问题,自由网之后的精转点遵循由粗到精的原则分层迭代获得可靠的空三成果。 展开更多
关键词 倾斜摄影 virtuoso3D 空中三角测量 弱纹理
下载PDF
面对IP版图移植的Virtuoso Layout Migrate及其应用
6
作者 李润泽 薛质 《电子设计应用》 2005年第7期78-79,共2页
本文从版图移植解决方案的需要出发,对于VirtuosoLayoutMigrate如何实现版图移植做了一个简要而又全面的介绍,并在归纳特点之后给出了一个应用实例的流程实现。
关键词 virtuoso 移植 版图 IP 解决方案 应用实例
下载PDF
基于Virtuoso平台的单片射频收发系统电路仿真与版图设计
7
作者 颜峻 《电子设计应用》 2007年第5期80-83,共4页
本文基于对Cadance Virtuoso平台的研究,结合单片射频收发芯片的设计实践,讨论了利用Virtuoso完成的自顶向下、从系统到模块、从前端到后端的整个设计流程,最终实现了一个完整的射频芯片。
关键词 CADENCE virtuoso 自顶向下设计流程 单片射频收发芯片
下载PDF
Cadence新芯片集成解决方案改进Virtuoso平台
8
《半导体技术》 CAS CSCD 北大核心 2004年第5期118-118,共1页
关键词 Cadence设计系统有限公司 芯片 virtuoso CHIP EDITOR 信号设计
下载PDF
新一代Virtuoso带来全新电路设计体验
9
作者 李晓庆 于寅虎 《电子技术应用》 北大核心 2016年第11期7-9,共3页
在Cadence公司庆祝Virtuoso发布25周年之际,推出了新一代的IC617,新版本带来了更新,更强大的支持功能,采用领先的模拟验证技术,全平台性能提升10倍以上。在Virtuoso ADE设计环境,仿真器MMSIM,和版图设计都做了很多重要的升级。笔者作为... 在Cadence公司庆祝Virtuoso发布25周年之际,推出了新一代的IC617,新版本带来了更新,更强大的支持功能,采用领先的模拟验证技术,全平台性能提升10倍以上。在Virtuoso ADE设计环境,仿真器MMSIM,和版图设计都做了很多重要的升级。笔者作为一名模拟电路设计工程师,有幸体验了这个全新的版本,借此平台,向广大同仁介绍使用心得一二。 展开更多
关键词 IC617 virtuoso 混合电路 版图设计
下载PDF
全新一代Virtuoso平台性能提升10倍
10
《电子技术应用》 北大核心 2016年第7期171-171,共1页
[AET北京]日前,楷登电子(美国Cadence公司)发布了新一代Virtuoso设计平台,可以为设计师实现平均达10倍的全平台性能和容量的提升,这是该平台经历25周年后再一次惊艳亮相。汽车安全、医疗器械及物联网(IoT)应用的需求,包括采用多... [AET北京]日前,楷登电子(美国Cadence公司)发布了新一代Virtuoso设计平台,可以为设计师实现平均达10倍的全平台性能和容量的提升,这是该平台经历25周年后再一次惊艳亮相。汽车安全、医疗器械及物联网(IoT)应用的需求,包括采用多项新技术的Cadence?Virtuoso模拟设计环境(ADE)工具和进一步提高性能的Cadence Virtuoso版图工具, 展开更多
关键词 virtuoso 平台性能 Cadence公司 设计平台 汽车安全 医疗器械 设计环境 设计师
下载PDF
Cadence推出全新一代Virtuoso平台
11
《电子技术应用》 北大核心 2016年第5期143-143,共1页
2016年4月13日,楷登电子(美国Cadence公司)发布新一代Virtuoso设计平台,可以为设计师实现平均达10倍的全平台性能和容量的提升。该平台包括采用多项新技术的Cadence Virtuoso模拟设计环境(ADE)工具,和进一步提高性能的CadenceVir... 2016年4月13日,楷登电子(美国Cadence公司)发布新一代Virtuoso设计平台,可以为设计师实现平均达10倍的全平台性能和容量的提升。该平台包括采用多项新技术的Cadence Virtuoso模拟设计环境(ADE)工具,和进一步提高性能的CadenceVirtuoso版图工具,来全面地应对汽车安全、医疗器械及物联网(IoT)应用的需求。 展开更多
关键词 Cadence公司 virtuoso 设计平台 平台性能 设计环境 汽车安全 医疗器械 设计师
下载PDF
Cadence采用全新可支持电学感知设计的Virtuoso版图套件实现大幅加快芯片设计
12
《电子设计工程》 2013年第15期40-40,共1页
Cadence设计系统公司宣布推出用于实现电学感知设计的Virtuoso版图套件,它是一种开创性的定制设计方法,能提高设计团队的设计生产力和定制IC的电路性能。这是一种独特的在设计中实现电学验证功能.让设计团队在创建版图时即可监控电... Cadence设计系统公司宣布推出用于实现电学感知设计的Virtuoso版图套件,它是一种开创性的定制设计方法,能提高设计团队的设计生产力和定制IC的电路性能。这是一种独特的在设计中实现电学验证功能.让设计团队在创建版图时即可监控电学问题,而不用等到版图完成才能验证其是否满足最初设计意图。Viauoso版图套件EAD功能在为工程师们缩短多达30%的电路设计周期的同时。还可优化芯片尺寸和性能。 展开更多
关键词 Cadence设计系统公司 virtuoso 芯片设计 电学问题 版图 套件 感知 电路性能
下载PDF
Cadence采用全新可支持电学感知设计的Virtuoso版图套件
13
《单片机与嵌入式系统应用》 2013年第9期87-87,共1页
Cadence设计系统公司推出用于实现电学感知设计的Virtuoso版图套件,它是一种开创性的定制设计方法,能提高设计团队的设计生产力和定制IC的电路性能。其独特之处在于在设计中实现电学验证功能,让设计团队在创建版图时即可监控电学问... Cadence设计系统公司推出用于实现电学感知设计的Virtuoso版图套件,它是一种开创性的定制设计方法,能提高设计团队的设计生产力和定制IC的电路性能。其独特之处在于在设计中实现电学验证功能,让设计团队在创建版图时即可监控电学问题,而不用等到版图完成才能验证其是否满足最初设计意图。Virtuoso版图套件EAD功能在为工程师们缩短多达30%的电路设计周期的同时,还可优化芯片尺寸和性能。 展开更多
关键词 Cadence设计系统公司 virtuoso 电学问题 版图 套件 感知 电路性能 设计方法
下载PDF
Cadence Virtuoso定制IC设计平台提升模拟IC设计的稳健性
14
《单片机与嵌入式系统应用》 2018年第5期94-94,共1页
Cadence宣布,WillSemi采用Cadence Virtuoso定制集成电路设计平台,增强了模拟集成电路设计的可靠性,并缩短了产品的总体上市时间。较此前部署的行业解决方案,WillSemi采用Cadence定制集成电路设计流程不仅将模拟设计和实现时间减半,总... Cadence宣布,WillSemi采用Cadence Virtuoso定制集成电路设计平台,增强了模拟集成电路设计的可靠性,并缩短了产品的总体上市时间。较此前部署的行业解决方案,WillSemi采用Cadence定制集成电路设计流程不仅将模拟设计和实现时间减半,总设计周期时间也缩短了三分之一。 展开更多
关键词 模拟集成电路设计 CADENCE virtuoso IC设计 设计平台 定制 稳健性 上市时间
下载PDF
基于Virtuoso的疾病知识RDF描述与仓储研究
15
作者 李若宇 陈磊 《无线互联科技》 2022年第9期128-130,共3页
疾病知识已逐步成为社会热点信息,RDF技术在疾病知识的描述时具有极大的适配性和灵活性。文章介绍了疾病知识库的RDF描述范式以及使用Virtuoso数据库实现RDF数据的仓储,并使用SPARQL语言对RDF数据进行导入和检索,使疾病知识数据得以高... 疾病知识已逐步成为社会热点信息,RDF技术在疾病知识的描述时具有极大的适配性和灵活性。文章介绍了疾病知识库的RDF描述范式以及使用Virtuoso数据库实现RDF数据的仓储,并使用SPARQL语言对RDF数据进行导入和检索,使疾病知识数据得以高效的建模、存储、检索及利用,在医学知识库构建和应用方面具有重要参考价值。 展开更多
关键词 语义网 RDF SPARQL virtuoso 疾病知识库
下载PDF
Cadence发布全新Virtuoso系统实现芯片、封装和PCB同步设计
16
《印制电路资讯》 2017年第4期63-63,共1页
楷登电子(美国Cadence公司)5月发布全新Cadence Vimloso System Design Platform,结合Cadence Vimtoso平台与Mlegro及Sigrity技术,打造一个正式的、优化的自动协同设计与验证流程。
关键词 Cadence公司 virtuoso 同步设计 PCB 芯片 系统 封装 协同设计
下载PDF
Cadence Encounter与Virtuoso设计平台获得TSMC 20纳米Phase I认证
17
《中国集成电路》 2012年第7期7-7,共1页
Cadence日前宣布针对20纳米设计、实现和验证/签收,Cadence的Encounter数字与Virtuoso定制/模拟设计平台获得了TSMC Phase I认证。TSMC认证了该20纳米设计规则手册(DRMs)的工具以及SPICE模型。早期应用者正在使用该流程与工具,同... Cadence日前宣布针对20纳米设计、实现和验证/签收,Cadence的Encounter数字与Virtuoso定制/模拟设计平台获得了TSMC Phase I认证。TSMC认证了该20纳米设计规则手册(DRMs)的工具以及SPICE模型。早期应用者正在使用该流程与工具,同时TSMC、Cadence和设计工程师们正在继续展开密切合作。 展开更多
关键词 CADENCE virtuoso PHASE TSMC 纳米设计 设计平台 认证 SPICE模型
下载PDF
宏力半导体采用Cadence Virtuoso 6.1 PDK开发系统
18
《集成电路应用》 2008年第11期19-19,共1页
Cadence宣布,宏力半导体(Grace Semiconductor)已采用Cadence Virtuoso 6.1技术,用于开发与测试工艺设计工具包(PDK)。Cadence Virtuoso 6.1“PDK自动化系统”简称为PAS,它有助于PDK的高效创建;而“PDK测试系统”简称STEP,有助于PD... Cadence宣布,宏力半导体(Grace Semiconductor)已采用Cadence Virtuoso 6.1技术,用于开发与测试工艺设计工具包(PDK)。Cadence Virtuoso 6.1“PDK自动化系统”简称为PAS,它有助于PDK的高效创建;而“PDK测试系统”简称STEP,有助于PDK的质量保证。使用PAS和STEP,宏力半导体己经开发并验证了它的0.18微米混合信号、RF PDK,目前已经面向其全球客户推出。 展开更多
关键词 virtuoso CADENCE 开发系统 PDK 半导体 STEP 测试系统
下载PDF
台积电扩大与Cadence在Virtuoso定制设计平台的合作
19
《集成电路应用》 2013年第8期46-46,共1页
为专注于解决先进节点设计的日益复杂性,Cadence公司日前宣布与台积电在Virtuoso定制和模拟设计平台扩大合作以设计和验证其尖端IP。此外,台积电还将扩展其纯正以本质为基于SKILL语言的的丁艺流程设计套件(PDK)产品至16纳米,创建... 为专注于解决先进节点设计的日益复杂性,Cadence公司日前宣布与台积电在Virtuoso定制和模拟设计平台扩大合作以设计和验证其尖端IP。此外,台积电还将扩展其纯正以本质为基于SKILL语言的的丁艺流程设计套件(PDK)产品至16纳米,创建并交付全面合格并高品质的本质为基于SKILL语言的的PDK, 展开更多
关键词 Cadence公司 virtuoso 设计平台 台积电 合作 定制 SKILL语言 节点设计
下载PDF
TSMC选择使用Cadence的Virtuoso和Encounter平台
20
《中国集成电路》 2012年第11期10-10,共1页
Cadence设计系统公司日前宣布TSMC已选择Cadence 解决方案作为其20纳米的设计架构,该方案包括Virtuoso 定制/模拟以及Encounter RTL—to—Signoff平台。
关键词 Cadence设计系统公司 virtuoso TSMC 平台 RTL
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部