期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
基于FPGA的高速数据采集系统的实现与性能分析 被引量:11
1
作者 李玉峰 韩晓红 +1 位作者 刘洋 朱兴洪 《电子器件》 CAS 北大核心 2012年第6期709-712,共4页
为了满足信号处理中数据采集系统的高速及高精度的要求,设计了一个利用高精度的16bit AD9262、FIFO以及FPGA实现的高速数据采集系统。通过FPGA控制高速A/D转换和FIFO的读写,并由CPCI总线将数据传输至上位机,然后利用Matlab平台及FFT算... 为了满足信号处理中数据采集系统的高速及高精度的要求,设计了一个利用高精度的16bit AD9262、FIFO以及FPGA实现的高速数据采集系统。通过FPGA控制高速A/D转换和FIFO的读写,并由CPCI总线将数据传输至上位机,然后利用Matlab平台及FFT算法对采集系统的A/D转换器进行动态参数分析,实验数据表明AD的各项动态参数达到设计要求,从而验证了该高速数据采集系统设计的合理性。 展开更多
关键词 现场可编程门阵列 高速数据采集 快速傅里叶变换 模数转换
下载PDF
基于GPGPU的JPEG2000图像压缩方法 被引量:5
2
作者 李玉峰 吴蔚 +1 位作者 王恺 崔迎炜 《电子器件》 CAS 北大核心 2013年第2期163-168,共6页
为了进一步加快JPEG2000的压缩速度,对JPEG2000压缩标准进行研究,分析得出JPEG2000核心算法离散小波变换(DWT)部分数据之间的独立性适合并行化处理。NVIDIA最新推出的CUDA(计算统一设备架构)是非常适合大规模数据并行计算的软硬件开发... 为了进一步加快JPEG2000的压缩速度,对JPEG2000压缩标准进行研究,分析得出JPEG2000核心算法离散小波变换(DWT)部分数据之间的独立性适合并行化处理。NVIDIA最新推出的CUDA(计算统一设备架构)是非常适合大规模数据并行计算的软硬件开发平台。在通用计算图形处理器(General Purpose Graphic Process Unit,GPGPU)上使用CUDA技术实现DWT并行化加速,并针对GPGPU存储空间的特点进行优化。得出的实验结果表明,经过CUDA并行优化的方法能够有效地提高离散小波变换DWT的计算速度。 展开更多
关键词 JPEG2000 离散小波变换 通用图形处理器 并行计算 CUDA
下载PDF
基于CPCI总线的一体化数据处理中心的研究与实现
3
作者 刘洋 崔迎炜 韩晓红 《电子设计工程》 2012年第23期157-159,163,共4页
为了满足工业控制系统多功能和数据处理能力的需求,设计了基于CPCI总线的一体化数据处理中心。系统以FPGA芯片为硬件控制核心,利用硬件描述语言Verilog进行编程,采用自顶向下和模块化的设计方法,实现了在同一嵌入式产品上集成光纤通信、... 为了满足工业控制系统多功能和数据处理能力的需求,设计了基于CPCI总线的一体化数据处理中心。系统以FPGA芯片为硬件控制核心,利用硬件描述语言Verilog进行编程,采用自顶向下和模块化的设计方法,实现了在同一嵌入式产品上集成光纤通信、A/D、D/A、CPCI总线、SDRAM存储等功能,实现了系统的一体化、小型化。实际应用表明本系统稳定可靠、易于维护,满足工业控制领域的需求。 展开更多
关键词 CPCI FPGA 一体化 数据处理中心
下载PDF
基于MPC8548E的固件设计
4
作者 贾亮 岳潇 崔迎炜 《电子设计工程》 2012年第21期180-183,共4页
固件作为目标板启动最核心程序,不仅仅需要引导操作系统,更重要的是需要实现所有硬件的初始化和自检等,方便设备的维护和保养。U-Boot作为一款通用的开源固件程序,具有良好的可移植性和完整的功能。通过分析U-Boot的目录结构和启动流程... 固件作为目标板启动最核心程序,不仅仅需要引导操作系统,更重要的是需要实现所有硬件的初始化和自检等,方便设备的维护和保养。U-Boot作为一款通用的开源固件程序,具有良好的可移植性和完整的功能。通过分析U-Boot的目录结构和启动流程以及目标板的设计需求,来实现完成基于MPC8548E目标板的具体修改和移植,并增加关键硬件的自检功能,同时阐述通过设置环境变量来启动操作系统内核。对于不同的CPU和开发板,本U-Boot的启动原理分析和移植有一定的借鉴意义。 展开更多
关键词 U—Boot 移植 MPC8548E 固件
下载PDF
一种VxWork下文件传输方法的研究与实现 被引量:2
5
作者 王浩 贾亮 李永田 《现代电子技术》 2013年第24期50-54,共5页
在某项目开发过程中,为了满足数据采集系统中DSP应用程序在线FLASH更新的需求,首先借助Tornado开发环境自带的FTP服务器将应用程序下载到系统控制器内存,再封装成数据包分次传输,最后实现应用程序更新。该方案解决了某些应用场合下数据... 在某项目开发过程中,为了满足数据采集系统中DSP应用程序在线FLASH更新的需求,首先借助Tornado开发环境自带的FTP服务器将应用程序下载到系统控制器内存,再封装成数据包分次传输,最后实现应用程序更新。该方案解决了某些应用场合下数据转存空间小于需要传输的文件时需分包多次传输的问题,整个软件开发过程都是在Tornado开发编译环境下进行的,能够完成对应用程序文件进行分包无差错传输。实际应用表明,按照该方案设计的软件程序可以很好地实现FLASH在线更新,具有分包传输、数据准确的特点,达到了设计要求。 展开更多
关键词 VXWORKS FTP 分包传输 在线更新
下载PDF
基于CPCI总线的测井数据采集板卡的设计 被引量:1
6
作者 闫永胜 叶青林 万毅 《电子技术应用》 北大核心 2010年第6期104-106,共3页
介绍了一种基于CPCI总线的测井数据采集智能IO板卡的设计,包括数据采集、数据处理、板卡自诊断等功能。板卡结合具体应用环境设计滤波电路对敏感干扰信号进行有效的滤除,使用高性能A/D、FPGA和DSP做数据采集处理,高带宽CPCI总线进行传... 介绍了一种基于CPCI总线的测井数据采集智能IO板卡的设计,包括数据采集、数据处理、板卡自诊断等功能。板卡结合具体应用环境设计滤波电路对敏感干扰信号进行有效的滤除,使用高性能A/D、FPGA和DSP做数据采集处理,高带宽CPCI总线进行传输数据,为测井数据采集设计提供了一套可行的硬件设计方案。 展开更多
关键词 测井数据 数据采集 CPCI FPGA A/D
下载PDF
基于FPGA的PMC数据采集卡的设计 被引量:1
7
作者 崔迎炜 李猛 《电子技术应用》 北大核心 2014年第10期27-29,共3页
为了提高数据采集系统中信号采集、处理、传输的实时性及可靠性,分别以AD9248为ADC、以AD5547为DAC,设计了一种基于PMC规范的数据采集卡。结合PMC载板上高效的FPGA算法,设计出一款实时性强、可靠性高的多路智能采集卡。经测试使用,各项... 为了提高数据采集系统中信号采集、处理、传输的实时性及可靠性,分别以AD9248为ADC、以AD5547为DAC,设计了一种基于PMC规范的数据采集卡。结合PMC载板上高效的FPGA算法,设计出一款实时性强、可靠性高的多路智能采集卡。经测试使用,各项性能指标均达到要求,已投入实际应用中。 展开更多
关键词 数据采集 FPGA PMC A/D D/A
下载PDF
基于CPCI总线和DSP技术的多路智能采集卡
8
作者 李亭亭 崔迎炜 崔扬 《微型机与应用》 2013年第24期21-23,27,共4页
为了满足工业控制领域对数字信号智能化实时采集和处理的要求,以ADSP-21262 DSP为核心处理器,设计了一种基于CPCI总线接口的多路智能采集卡。高性能的DSP实现信号的实时采集和处理,处理后的结果通过CPCI总线与主机进行通信,结合高效的DS... 为了满足工业控制领域对数字信号智能化实时采集和处理的要求,以ADSP-21262 DSP为核心处理器,设计了一种基于CPCI总线接口的多路智能采集卡。高性能的DSP实现信号的实时采集和处理,处理后的结果通过CPCI总线与主机进行通信,结合高效的DSP算法,实现了一种实时性好、可靠性高的智能采集处理卡。应用结果表明,该采集卡工作稳定可靠,能很好地满足系统要求。 展开更多
关键词 ADSP-21262 CPCI 总线 多路 智能 采集
下载PDF
基于FPGA的CPCI总线多功能通信卡的设计
9
作者 李猛 崔迎炜 《微型机与应用》 2015年第4期34-36,共3页
为了提高航空航天领域对信号处理、传输的实时性及可靠性,以Cyclone III系列EP3C40F324I7为核心处理器,设计了一种基于CPCI总线的多功能通信卡。结合高效的FPGA算法,设计出一款实时性强、可靠性高的多功能通信卡。经测试使用,该多功能... 为了提高航空航天领域对信号处理、传输的实时性及可靠性,以Cyclone III系列EP3C40F324I7为核心处理器,设计了一种基于CPCI总线的多功能通信卡。结合高效的FPGA算法,设计出一款实时性强、可靠性高的多功能通信卡。经测试使用,该多功能通信卡各项性能指标均达到要求,已投入实际应用中。 展开更多
关键词 EP3C40F324I7 CPCI总线 FPGA 通信 多功能
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部