期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
全角度无接触式智能角度传感器设计与验证 被引量:9
1
作者 杨星 张家祺 +1 位作者 王晶 汪洋 《计算机工程与设计》 北大核心 2016年第1期71-75,194,共6页
针对角度传感器小型化、智能化以及非接触测量的需求,设计一款基于霍尔元件的全角度无接触式智能角度传感器。对传感器工作原理进行分析,为降低芯片面积与功耗,提升工作效率,采用自主研发微处理器C16进行智能化管理,提出角度变换方法。... 针对角度传感器小型化、智能化以及非接触测量的需求,设计一款基于霍尔元件的全角度无接触式智能角度传感器。对传感器工作原理进行分析,为降低芯片面积与功耗,提升工作效率,采用自主研发微处理器C16进行智能化管理,提出角度变换方法。采用FPGA原型验证方法,对设计方案进行验证,验证结果表明,该智能角度传感器能对0度到360度范围内的角度进行非接触测量,结构简单,面积小,精确度高,绝度误差小于0.3°,角度转换速度快,高达5714次/秒。 展开更多
关键词 角度传感器 霍尔元件 无接触式 FPGA原型验证 磁场
下载PDF
面向单粒子翻转效应的模拟故障注入技术 被引量:3
2
作者 于航 王晶 +2 位作者 周继芹 李亚 张伟功 《计算机工程与设计》 北大核心 2016年第1期107-111,131,共6页
通过分析基于VHDL模拟故障注入技术对SEU故障注入的不足,提出一种基于VHDL与C语言混合的注入方法。在此基础上,设计实现一款面向SEU的仿真故障注入平台,对该平台的结构及主要模块进行详细的描述。以LEON 2处理器为目标系统进行故障注入... 通过分析基于VHDL模拟故障注入技术对SEU故障注入的不足,提出一种基于VHDL与C语言混合的注入方法。在此基础上,设计实现一款面向SEU的仿真故障注入平台,对该平台的结构及主要模块进行详细的描述。以LEON 2处理器为目标系统进行故障注入实验,实验结果验证了该平台能够实现有效的故障注入。 展开更多
关键词 故障注入 单粒子翻转效应 标准硬件描述语言 C语言 可靠性验证
下载PDF
基于UM-BUS总线的可重构缓存机制的研究与设计
3
作者 杨小林 张伟功 《计算机工程与设计》 CSCD 北大核心 2014年第4期1433-1438,1446,共7页
为提高动态可重构高速串行总线UM-BUS的带宽利用率,通过分析UM-BUS总线数据访问和传送的特点,提出了一种有效可行的两级缓存管理算法,并采用该算法设计了一种静态可重构的数据高速缓存机制。该缓存机制采用了驱动级缓存以及可重构缓存... 为提高动态可重构高速串行总线UM-BUS的带宽利用率,通过分析UM-BUS总线数据访问和传送的特点,提出了一种有效可行的两级缓存管理算法,并采用该算法设计了一种静态可重构的数据高速缓存机制。该缓存机制采用了驱动级缓存以及可重构缓存的技术,在UM-BUS总线控制器的驱动程序中得到实现。实验结果表明,该缓存机制能长时间的安全稳定地运行,且有效地提高总线带宽利用率,验证了该缓存机制的正确性和有效性。 展开更多
关键词 可重构 高速串行总线 高速缓存 替换算法 预取 回写
下载PDF
新型总线中并行CRC算法的设计与实现 被引量:11
4
作者 杜瑞 张伟功 +1 位作者 邓哲 朱晓燕 《计算机工程与设计》 CSCD 北大核心 2013年第1期131-135,共5页
为了对动态可重构高速串行总线UM-BUS进行差错控制,提出了一种用于新型总线数据校验的四通道并行CRC算法。根据UM-BUS的多通道并发通信方式和通道动态组织特点,采用四体FIFO进行数据缓冲存储,并设计了满足总线特点的四通道并行CRC编解... 为了对动态可重构高速串行总线UM-BUS进行差错控制,提出了一种用于新型总线数据校验的四通道并行CRC算法。根据UM-BUS的多通道并发通信方式和通道动态组织特点,采用四体FIFO进行数据缓冲存储,并设计了满足总线特点的四通道并行CRC编解码器。在此基础上,给出了它的FPGA实现方案和仿真结果。该并行CRC编解码器,可实时计算总线通信数据的CRC校验码,已成功的应用于动态可重构高速串行总线系统中,实现对突发错误的实时检测,通信速率达到100Mbps/通道。 展开更多
关键词 循环冗余校验码(CRC) 高可靠嵌入式系统 故障容错 动态重构 高速串行总线
下载PDF
动态可重构总线数据传输管理方法设计与实现 被引量:9
5
作者 邓哲 张伟功 +1 位作者 朱晓燕 杜瑞 《计算机工程》 CAS CSCD 2013年第1期264-269,共6页
为实现总线多通道数据并发高速传输与容错,解决故障状态下的总线数据动态重构问题,设计一种动态可重构总线数据传输管理方法。采用四体先入先出队列(FIFO)进行数据缓冲存储,利用通道故障状态表,通过4×32矩阵开关数据,传输管理阵列... 为实现总线多通道数据并发高速传输与容错,解决故障状态下的总线数据动态重构问题,设计一种动态可重构总线数据传输管理方法。采用四体先入先出队列(FIFO)进行数据缓冲存储,利用通道故障状态表,通过4×32矩阵开关数据,传输管理阵列组织与4个FIFO缓冲区及所有有效通道间的数据传输。在8通道系统中的实验结果表明,最高通信速率可达到800 Mb/s,能对7个通道故障进行动态容错。 展开更多
关键词 高速串行总线 故障容错 动态重构 并发传输 矩阵开关
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部